ZHCSOY1 April 2022 TPSM63606E
PRODUCTION DATA
| 參數 | 測試條件 | 最小值 | 典型值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| 電源電壓 | ||||||
| VIN | 輸入工作電壓范圍 | 啟動需要(在 IOUT 范圍內) | 3.95 | 36 | V | |
| 運行后(在 IOUT 范圍內) | 3 | 36 | V | |||
| VIN_HYS | 遲滯(1) | 1 | V | |||
| IQ_VIN | 輸入靜態工作電流(非開關) | TA = 25°C,VEN/SYNC = 3.3V,VFB = 1.5V | 7 | μA | ||
| ISDN_VIN | VIN 關斷靜態電流 | VEN/SYNC = 0V,TA = 25°C | 1 | μA | ||
| 使能 | ||||||
| VEN_RISE | EN 電壓上升閾值 | 1.161 | 1.263 | 1.365 | V | |
| VEN_FALL | EN 電壓下降閾值 | 0.91 | V | |||
| VEN_HYS | EN 電壓遲滯 | 0.303 | 0.353 | 0.404 | V | |
| VEN_WAKE | EN 喚醒閾值 | 0.4 | V | |||
| IEN | EN/SYNC 的輸入電流(非開關) | VEN/SYNC = 3.3V,VFB = 1.5V | 10 | nA | ||
| tEN | EN 高電平到開關延遲開始(1) | 0.7 | ms | |||
| VCC 內部 LDO | ||||||
| VCC | 內部 LDO VCC 電壓 | 3.4V ≤ VVLDOIN ≤ 12.5V | 3.3 | V | ||
| VVLDOIN = 3.1V,非開關 | 3.1 | V | ||||
| VCC_UVLO | VCC UVLO 上升閾值 | VVLDOIN < 3.1V(1) | 3.6 | V | ||
| VIN < 3.6V(2) | 3.6 | V | ||||
| VCC_UVLO_HYS | VCC UVLO 遲滯(2) | 遲滯低于 VCC_UVLO | 1.1 | V | ||
| IVLDOIN | VLDOIN 引腳的輸入電流(非開關)(3) | VEN/SYNC = 3.3V,VFB = 1.5V | 25 | 31 | μA | |
| 反饋 | ||||||
| VOUT | 可調輸出電壓范圍 | 在 IOUT 范圍內 | 1 | 16 | V | |
| VFB | 反饋電壓 | TA=25°C,IOUT=0A | 1.0 | V | ||
| VFB_ACC | 反饋電壓精度 | 在 VIN 范圍內,VOUT = 1V,IOUT = 0A,FSW = 200kHz | -1% | +1% | ||
| VFB | 負載調整率 | TA = 25°C,0A ≤ IOUT ≤ 6A | 0.1% | |||
| VFB | 線性調整率 | TA = 25°C,IOUT = 0A,4V ≤ VIN ≤ 36V | 0.1% | |||
| IFB | FB 的輸入電流 | VFB = 1V | 10 | nA | ||
| CURRENT | ||||||
| IOUT | 輸出電流 | TA = 25°C | 0 | 6 | A | |
| IOCL | 輸出過流 (DC) 限制閾值 | 8.3 | A | |||
| IL_HS | 高側開關電流限值 | 占空比接近 0% | 8.3 | 9.3 | 10.3 | A |
| IL_LS | 低側開關電流限值 | 6.5 | 7.1 | 7.7 | A) | |
| IL_NEG | 負電流限值 | –3 | A | |||
| VHICCUP | 進入斷續模式之前,FB 電壓與待調節 FB 電壓之比 | 不是在軟啟動期間 | 40% | |||
| tW | 短路等待時間(軟啟動前的“斷續”時間)(1) | 80 | ms | |||
| 軟啟動 | ||||||
| tSS | 從第一個 SW 脈沖到 90% VFB 的時間 | VIN ≥ 4.2V | 3.5 | 5 | 7 | ms |
| tSS2 | 從第一個 SW 脈沖到 FPWM 鎖定釋放的時間(如果輸出未處于穩壓狀態)(1) | VIN ≥ 4.2V | 9.5 | 13 | 17 | ms |
| 電源正常 | ||||||
| PGOV | PG 上限閾值 – 上升 | VOUT 百分比設置 | 105% | 107% | 110% | |
| PGUV | PG 下限閾值 – 下降 | VOUT 百分比設置 | 92% | 94% | 96.5% | |
| PGHYS | PG 閾值遲滯(上升和下降) | VOUT 百分比設置 | 1.3% | |||
| VIN_PG_VALID | 有效 PG 輸出的輸入電壓 | 46μA 上拉,VEN/SYNC = 0V | 1.0 | V | ||
| VPG_LOW | PG 低電平輸出電壓 | 2mA 上拉至 PG 引腳,VEN/SYNC = 3.3V | 0.4 | V | ||
| IPG | 漏極開路輸出為高電平時 PG 引腳的輸入電流 | VPG = 3.3V | 10 | nA | ||
| IOV | 過壓條件下 SW 節點上的下拉電流 | 0.5 | mA | |||
| tPG_FLT_RISE | PG 高電平信號的延遲時間 | 1.5 | 2.0 | 2.5 | ms | |
| tPG_FLT_FALL | PG 功能的干擾濾波器時間常數 | 120 | μs | |||
| 開關頻率 | ||||||
| fSW_RANGE | 開關頻率范圍由 RT 或 SYNC 決定 | 200 | 2200 | kHz | ||
| fSW_RT1 | 默認開關頻率由 RRT 決定 | RRT = 66.5k? | 180 | 200 | 220 | kHz |
| fSW_RT2 | 默認開關頻率由 RRT 決定 | RRT = 5.76k? | 1980 | 2200 | 2420 | kHz |
| fS_SS | 展頻運行的頻率范圍 – 與中心頻率的最大偏差 | 2% | ||||
| fPSS | 展頻頻譜圖頻率(1) | fSW = 2.1MHz | 1.5 | Hz | ||
| 同步 | ||||||
| VEN_SYNC | 使用 EN/SYNC 進行同步所需的最小邊沿振幅 | 上升/下降時間 < 30ns | 2.4 | V | ||
| tB | 上升沿或下降沿后 EN 消隱(1) | 4 | 28 | μs | ||
| tSYNC_EDGE | 啟用邊沿后 EN/SYNC 信號保持時間以進行邊沿識別(1) | 100 | ns | |||
| 功率級 | ||||||
| VBOOT_UVLO | CBOOT 引腳上相對于 SW 且將關閉高側開關的電壓 | 2.1 | V | |||
| tON(min) | 最小 ON 脈沖寬度(1) | VOUT = 1V,IOUT = 1A,RBOOT 短接至 CBOOT | 55 | 70 | ns | |
| tON(max) | 最大 ON 脈沖寬度(1) | 9 | μs | |||
| tOFF(min) | 最小 OFF 脈沖寬度 | VIN = 4V,IOUT = 1A,RBOOT 短接至 CBOOT | 65 | 85 | ns | |
| 熱關斷 | ||||||
| TSHD | 熱關斷閾值(1) | 溫度上升 | 158 | 168 | 180 | °C |
| TSHD-HYS | 熱關斷遲滯 (1) | 10 | °C | |||