ZHCSO92A october 2022 – june 2023 TPS3436-Q1
PRODUCTION DATA
TPS3436-Q1 器件提供 WDO 輸出引腳。當(dāng) MR 引腳電壓低于 0.3 X VDD 或檢測(cè)到看門(mén)狗計(jì)時(shí)器錯(cuò)誤時(shí),WDO 輸出將置位。
當(dāng)檢測(cè)到上述任何相關(guān)事件時(shí)(MR 事件除外),輸出將置位的時(shí)間為 tWDO。可以通過(guò)在 CRST 引腳和 GND 之間連接一個(gè)電容器來(lái)對(duì) tWDO 時(shí)間進(jìn)行編程,否則器件會(huì)將 tWDO 置位一段由可訂購(gòu)器件型號(hào)選擇的固定持續(xù)時(shí)間。請(qǐng)參閱節(jié) 5 一節(jié),了解所有可用選項(xiàng)。
方程式 2 描述了電容值與時(shí)間 tWDO 之間的關(guān)系。確保電容符合建議的工作范圍。超出建議范圍的電容可能會(huì)導(dǎo)致器件運(yùn)行錯(cuò)誤。
TPS3436-Q1 還提供獨(dú)特的鎖存輸出選項(xiàng)。具有鎖存輸出的可訂購(gòu)器件會(huì)無(wú)限期地將輸出保持置位狀態(tài),直到對(duì)器件進(jìn)行下電上電或解決錯(cuò)誤情況為止。如果由于 MR 引腳為低電壓而鎖存輸出,則當(dāng) MR 引腳電壓上升到高于 0.7 x VDD 電平時(shí),輸出鎖存器將被釋放。如果由于看門(mén)狗計(jì)時(shí)器錯(cuò)誤而鎖存輸出,則當(dāng)檢測(cè)到 WDI 負(fù)邊沿或器件關(guān)斷并重新上電時(shí),輸出鎖存器將被釋放。圖 8-11 展示了采用鎖存輸出配置的器件的時(shí)序行為。