ZHCSO92A october 2022 – june 2023 TPS3436-Q1
PRODUCTION DATA
TPS3436-Q1 使用開漏配置來實現 WDO 電路,如圖 9-2 所示。當 FET 關斷時,電阻器會將晶體管的漏極拉至 VDD,當 FET 導通時,FET 會嘗試將漏極拉至接地端,從而形成有效的電阻分壓器。選擇該分壓器中的電阻器時必須能夠確保 VOL 低于其最大值。為了選擇合適的上拉電阻器,需要牢記三個關鍵規格:上拉電壓 (VPU)、建議的最大 WDO 引腳電流 (IRST) 和 VOL。最大 VOL 為 0.3V,這意味著形成的有效電阻分壓器必須能夠使復位引腳上的電壓低于 0.3V,并使 IRST 在 VDD ≥ 3V 時保持在 2mA 以下,而在 VDD = 1.5V 時保持在 500μA 以下。對于此示例,當 VPU = VDD = 1.5V 時,選擇的電阻器必須能夠將 IRST 保持在 500μA 以下,因為這個值是允許的最大消耗電流。為確保滿足這一規格,此處選擇了一個 10kΩ 的上拉電阻值,當 WDO 置位時,該電阻器的最大灌電流為 180μA。
圖 9-2 開漏 RESET 配置