ZHCSH61R October 2017 – November 2021 TLV9001 , TLV9002 , TLV9004
PRODUCTION DATA
請參考 PDF 數據表獲取器件具體的封裝圖。
TLV9001S、TLV9002S 和 TLV9004S 器件具有 SHDN 引腳,可禁用運算放大器,將其置于低功耗待機模式。在此模式下,運算放大器消耗的電流通常低于 1μA。SHDN 引腳為低電平有效,這意味著當 SHDN 引腳的輸入為有效邏輯低電平時啟用關斷模式。
SHDN 引腳以運算放大器的負電源電壓為基準。關斷特性的閾值在 620mV(典型值)左右,且不隨電源電壓的變化而變化。開關閾值中包含了遲滯,以確保順暢的開關特性。為了確保最佳的關斷行為,應通過有效邏輯信號驅動 SHDN 引腳。有效邏輯低電平被定義為 V– 和 V– + 0.2V 之間的電壓。有效邏輯高電平被定義為 V– + 1.2 V 和 V+ 之間的電壓。關斷引腳電路包括上拉電阻器,如果不驅動,上拉電阻器會固有地將引腳電壓拉至正電源軌。因此,若要啟用放大器,SHDN 引腳應該保持懸空或被驅動至有效邏輯高電平。若要禁用放大器,必須將 SHDN 引腳驅動至有效邏輯低電平。雖然我們強烈建議將關斷引腳連接到有效的高電壓或低電壓或者將其驅動,但我們已提供連接到 VCC 的上拉電阻器。SHDN 引腳允許的最大電壓為 (V+) + 0.5V。超過此電壓水平器件將損壞。
SHDN 引腳為高阻抗 CMOS 輸入。雙通道運算放大器版本是獨立控制的,而四通道運算放大器版本是采用邏輯輸入成對控制的。對于電池供電的應用,這種特性可用于大幅降低平均電流并延長電池使用壽命。所有通道全部關斷時,啟用時間為 70μs;禁用時間為 4μs。禁用時,輸出呈現高阻抗狀態。該架構允許將 TLV9002S 和 TLV9004S 作為門控放大器使用(或將器件輸出多路復用到公共模擬輸出總線上)。關斷時間 (tOFF) 取決于負載條件,并隨負載電阻的增加而增加。為了確保在特定的關斷時間內關斷(禁用),指定的 10kΩ 負載需加載到中間電源 (VS/2)。如果在沒有負載的情況下使用 TLV9001S、TLV9002S 或 TLV9004S,則產生的關斷時間會顯著增加。