ZHCSW82 April 2024 TAS2505A-Q1
PRODUCTION DATA
TAS2505A-Q1 可通過多種選項為 DAC 部分以及接口和其他控制塊生成時鐘。DAC 的時鐘需要一個源基準(zhǔn)時鐘。該時鐘可以在各種器件引腳上提供,如 MCLK、BCLK 或 GPIO 引腳。通過編程頁 0 寄存器 4 位 D1–D0 上的 CODEC_CLKIN 值,可以選擇編解碼器的源基準(zhǔn)時鐘。然后,CODEC_CLKIN 可通過 TAS2505 應(yīng)用參考指南 中的圖 2 至 7 所示的高度靈活的時鐘分頻器進(jìn)行路由,以生成 DAC 和“數(shù)字效果”部分(也位于 TAS2505 應(yīng)用參考指南 (SLAU472))所需的各種時鐘。如果無法通過 MCLK、BCLK 或 GPIO 上的基準(zhǔn)時鐘生成所需的音頻時鐘,TAS2505A-Q1 還提供了使用片上 PLL(支持各種分?jǐn)?shù)倍乘值)來生成所需時鐘的選項。從 CODEC_CLKIN 開始,TAS2505A-Q1 提供了多個可編程時鐘分頻器,可以為“數(shù)字效果”部分的 DAC 和時鐘實現(xiàn)各種采樣速率。
更多詳細(xì)信息請見 TAS2505 應(yīng)用參考指南 (SLAU472)。