ZHCSPN9A December 2023 – March 2025 TAD5212-Q1
PRODUCTION DATA
IOVDD 和 AVDD 電源軌之間的電源序列可以按任何順序應用。然而,在所有電源穩定后,只有啟動 I2C 或 SPI 事務才能初始化器件。
對于電源上電要求,t1、t2 必須至少為 2ms 才能讓器件初始化內部寄存器。有關器件電源穩定至建議的工作電壓電平后,該器件如何在各種模式下運行的詳細信息,請參閱 節 6.4部分。對于電源斷電要求,t3、t4 必須至少為 10ms。該時序(如圖 8-4 所示)讓器件可以慢慢降低回放數據的音量、關閉模擬和數字塊,以及將器件置于關斷模式。還可以通過降低電源電壓來立即將器件置于關斷模式,但這樣會導致突然關斷。
確保電源斜坡速率低于 0.1V/μs,并且斷電和上電事件之間的等待時間至少為 100ms。對于低于 0.1V/ms 的電源斜坡速率,主機器件必須在進行任何器件配置之前將軟件復位作為第一個事務應用。確保所有數字輸入引腳均處于有效的輸入電平,并且在電源時序控制期間不會進行切換。
TAD5212-Q1 通過集成片上數字穩壓器、DREG 和模擬穩壓器,支持單 AVDD 電源運行。確保為 AVDD 1.8V 運行以及 IOVDD 1.8V 和 1.2V 運行正確設置 AVDD_MODE (P0_R2_D[1]) 寄存器 (P0_R2_D[2]),如節 8.3.1和節 8.3.2所述。