ZHCSPN9A December 2023 – March 2025 TAD5212-Q1
PRODUCTION DATA
該寄存器頁面(如表 7-215 所示)包含 ADC AGC 和 DAC DRC 的可編程系數。
| 地址 | 寄存器 | 復位 | 說明 |
| 0x00 | PAGE[7:0] | 0x00 | 器件頁寄存器 |
| 0x08 | AGC_ATTACK_RATE_BYT1[7:0] | 0x50 | AGC 啟動速率系數字節[31:24] |
| 0x09 | AGC_ATTACK_RATE_BYT2[7:0] | 0xFC | AGC 啟動速率系數字節[23:16] |
| 0x0A | AGC_ATTACK_RATE_BYTT3[7:0] | 0x64 | AGC 啟動速率系數字節[15:8] |
| 0x0B | AGC_ATTACK_RATE_BYTT4[7:0] | 0x5C | AGC 啟動速率系數字節[7:0] |
| 0x0C | AGC_RELEASE_RATE_BYT1[7:0] | 0x7F | AGC 釋放速率系數字節[31:24] |
| 0x0D | AGC_RELEASE_RATE_BYT2[7:0] | 0xC4 | AGC 釋放速率系數字節[23:16] |
| 0x0E | AGC_RELEASE_RATE_BYTT3[7:0] | 0x0E | AGC 釋放速率系數字節[15:8] |
| 0x0F | AGC_RELEASE_RATE_BYTT4[7:0] | 0x57 | AGC 釋放速率系數字節[7:0] |
| 0x1C | DRC_MAX_GAIN_BYT1[7:0] | 0x00 | DRC 最大增益 (dB) 系數字節[31:24] |
| 0x1D | DRC_MAX_GAIN_BYT2[7:0] | 0x00 | DRC 最大增益 (dB) 系數字節[23:16] |
| 0x1E | DRC_MAX_GAIN_BYTT3[7:0] | 0x60 | DRC 最大增益 (dB) 系數字節[15:8] |
| 0x1F | DRC_MAX_GAIN_BYTT4[7:0] | 0x00 | DRC 最大增益 (dB) 系數字節[7:0] |
| 0x20 | DRC_MIN_GAIN_BYT1[7:0] | 0xFF | DRC 最小增益 (dB) 系數字節[31:24] |
| 0x21 | DRC_MIN_GAIN_BYT2[7:0] | 0xFF | DRC 最小增益 (dB) 系數字節[23:16] |
| 0x22 | DRC_MIN_GAIN_BYTT3[7:0] | 0x82 | DRC 最小增益 (dB) 系數字節[15:8] |
| 0x23 | DRC_MIN_GAIN_BYTT4[7:0] | 0x00 | DRC 最小增益 (dB) 系數字節[7:0] |
| 0x24 | DRC_ATTACK_TC_BYT1[7:0] | 0x67 | DRC 啟動時間常量系數字節[31:24] |
| 0x25 | DRC_ATTACK_TC_BYT2[7:0] | 0xED | DRC 啟動時間常量系數字節[23:16] |
| 0x26 | DRC_ATTACK_TC_BYTT3[7:0] | 0x87 | DRC 啟動時間常量系數字節[15:8] |
| 0x27 | DRC_ATTACK_TC_BYTT4[7:0] | 0xBB | DRC 啟動時間常量系數字節[7:0] |
| 0x28 | DRC_RELEASE_TC_BYT1[7:0] | 0x7E | DRC 釋放時間常量系數字節[31:24] |
| 0x29 | DRC_RELEASE_TC_BYT2[7:0] | 0xAC | DRC 釋放時間常量系數字節[23:16] |
| 0x2A | DRC_RELEASE_TC_BYTT3[7:0] | 0x70 | DRC 釋放時間常量系數字節[15:8] |
| 0x2B | DRC_RELEASE_TC_BYTT4[7:0] | 0x34 | DRC 釋放時間常量系數字節[7:0] |
| 0x2C | DRC_RELEASE_HOLD_COUNT_BYT1[7:0] | 0x00 | DRC 釋放保持計數系數字節[31:24] |
| 0x2D | DRC_RELEASE_HOLD_COUNT_BYT2[7:0] | 0x00 | DRC 釋放保持計數系數字節[23:16] |
| 0x2E | DRC_RELEASE_HOLD_COUNT_BYTT3[7:0] | 0x04 | DRC 釋放保持計數系數字節[15:8] |
| 0x2F | DRC_RELEASE_HOLD_COUNT_BYTT4[7:0] | 0xB0 | DRC 釋放保持計數系數字節[7:0] |
| 0x30 | DRC_RELEASE_HYST_BYT1[7:0] | 0x00 | DRC 釋放遲滯系數字節[31:24] |
| 0x31 | DRC_RELEASE_HYST_BYT2[7:0] | 0x00 | DRC 釋放遲滯系數字節[23:16] |
| 0x32 | DRC_RELEASE_HYST_BYTT3[7:0] | 0x0C | DRC 釋放遲滯系數字節[15:8] |
| 0x33 | DRC_RELEASE_HYST_BYTT4[7:0] | 0x00 | DRC 釋放遲滯系數字節[7:0] |
| 0x34 | DRC_INV_RATIO_BYT1[7:0] | 0xF8 | DRC 比率系數字節[31:24] |
| 0x35 | DRC_INV_RATIO_BYT2[7:0] | 0x00 | DRC 比率系數字節[23:16] |
| 0x36 | DRC_INV_RATIO_BYTT3[7:0] | 0x00 | DRC 比率系數字節[15:8] |
| 0x37 | DRC_INV_RATIO_BYTT4[7:0] | 0x00 | DRC 比率系數字節[7:0] |
| 0x38 | DRC_INFLECTION_PT_BYT1[7:0] | 0xFF | DRC 拐點 (dB) 系數字節[31:24] |
| 0x39 | DRC_INFLECTION_PT_BYT2[7:0] | 0xFF | DRC 拐點 (dB) 系數字節[23:16] |
| 0x3A | DRC_INFLECTION_PT_BYTT3[7:0] | 0xA0 | DRC 拐點 (dB) 系數字節[15:8] |
| 0x3B | DRC_INFLECTION_PT_BYTT4[7:0] | 0x00 | DRC 拐點 (dB) 系數字節[7:0] |
| 0x40 | DAC_ADSR_NOTE_BYT1[7:0] | 0x00 | ADSR 啟用/禁用系數字節[31:24] |
| 0x41 | DAC_ADSR_NOTE_BYT2[7:0] | 0x00 | ADSR 啟用/禁用系數字節[23:16] |
| 0x42 | DAC_ADSR_NOTE_BYT3[7:0] | 0x00 | ADSR 啟用/禁用系數字節[15:8] |
| 0x43 | DAC_ADSR_NOTE_BYT4[7:0] | 0x00 | ADSR 啟用/禁用系數字節[7:0] |
| 0x50 | DAC_ADSR_RESTART_TIMER_BYT1[7:0] | 0x00 | ADSR 重啟計數系數字節[31:24] |
| 0x51 | DAC_ADSR_RESTART_TIMER_BYT2[7:0] | 0x00 | ADSR 重啟計數系數字節[23:16] |
| 0x52 | DAC_ADSR_RESTART_TIMER_BYT3[7:0] | 0x25 | ADSR 重啟計數系數字節[15:8] |
| 0x53 | DAC_ADSR_RESTART_TIMER_BYT4[7:0] | 0x80 | ADSR 重啟計數系數字節[7:0] |
| 0x54 | DAC_ADSR_SUSTAIN_TIMER_BYT1[7:0] | 0x00 | ADSR 維持計數系數字節[31:24] |
| 0x55 | DAC_ADSR_SUSTAIN_TIMER_BYT2[7:0] | 0x00 | ADSR 維持計數系數字節[23:16] |
| 0x56 | DAC_ADSR_SUSTAIN_TIMER_BYT3[7:0] | 0x03 | ADSR 維持計數系數字節[15:8] |
| 0x57 | DAC_ADSR_SUSTAIN_TIMER_BYT4[7:0] | 0xC0 | ADSR 維持計數系數字節[7:0] |
| 0x58 | DAC_ADSR_DELATTACK_BYT1[7:0] | 0x00 | ADSR 啟動斜率系數字節[31:24] |
| 0x59 | DAC_ADSR_DELATTACK_BYT2[7:0] | 0x44 | ADSR 啟動斜率系數字節[23:16] |
| 0x5A | DAC_ADSR_DELATTACK_BYT3[7:0] | 0x52 | ADSR 啟動斜率系數字節[15:8] |
| 0x5B | DAC_ADSR_DELATTACK_BYT4[7:0] | 0x3F | ADSR 啟動斜率系數字節[7:0] |
| 0x5C | DAC_ADSR_DELRELEASE_BYT1[7:0] | 0xFF | ADSR 釋放斜率系數字節[31:24] |
| 0x5D | DAC_ADSR_DELRELEASE_BYT2[7:0] | 0xBB | ADSR 釋放斜率系數字節[23:16] |
| 0x5E | DAC_ADSR_DELRELEASE_BYT3[7:0] | 0xAD | ADSR 釋放斜率系數字節[15:8] |
| 0x5F | DAC_ADSR_DELRELEASE_BYT4[7:0] | 0xC1 | ADSR 釋放斜率系數字節[7:0] |
| 0x60 | DAC_ADSR_DELDECAY_BYT1[7:0] | 0x00 | ADSR 衰減斜率系數字節[31:24] |
| 0x61 | DAC_ADSR_DELDECAY_BYT2[7:0] | 0x00 | ADSR 衰減斜率系數字節[23:16] |
| 0x62 | DAC_ADSR_DELDECAY_BYT3[7:0] | 0x00 | ADSR 衰減斜率系數字節[15:8] |
| 0x63 | DAC_ADSR_DELDECAY_BYT4[7:0] | 0x00 | ADSR 衰減斜率系數字節[7:0] |
| 0x64 | DAC_ADSR_SUSLVL_BYT1[7:0] | 0x40 | ADSR 維持電平系數字節[31:24] |
| 0x65 | DAC_ADSR_SUSLVL_BYT2[7:0] | 0x00 | ADSR 維持電平系數字節[23:16] |
| 0x66 | DAC_ADSR_SUSLVL_BYT3[7:0] | 0x00 | ADSR 維持電平系數字節[15:8] |
| 0x67 | DAC_ADSR_SUSLVL_BYT4[7:0] | 0x00 | ADSR 維持電平系數字節[7:0] |