ZHCSPN9A December 2023 – March 2025 TAD5212-Q1
PRODUCTION DATA
DAC 信號(hào)鏈為低噪聲和高保真音頻應(yīng)用提供高度靈活的低噪聲回放路徑。這款低噪聲和低失真、多位 Δ-Σ DAC 使 TAD5212-Q1 能夠以極低功耗實(shí)現(xiàn) 120dB 動(dòng)態(tài)范圍。此外,DAC 架構(gòu)具有固有的抗混疊濾波功能,能夠很好地抑制多個(gè)調(diào)制器頻率分量附近的帶外頻率噪聲。因此,該器件可防止噪聲混疊到音頻頻帶中。此外,在信號(hào)鏈中,集成的高性能多級(jí)數(shù)字內(nèi)插濾波器會(huì)通過(guò)高阻帶衰減來(lái)急劇削減任何帶外頻率噪聲。
信號(hào)鏈還包含各種高度可編程的數(shù)字處理塊,例如雙二階濾波器、相位校準(zhǔn)、增益校準(zhǔn)、高通濾波器、數(shù)字加法器或混頻器、同步采樣速率轉(zhuǎn)換器、失真限制器、熱折返、欠壓預(yù)防和音量控制。本節(jié)將進(jìn)一步討論這些處理塊的詳細(xì)信息。該器件還支持多達(dá)四通道單端輸出模式以及從模擬輸入到 DAC 輸出的模擬旁路選項(xiàng)。
可使用 CH_EN (P0_R118) 寄存器啟用或禁用回放輸出通道,并可使用 PASI_RX_CHx_CFG 或 SASI_RX_CHx_CFG 位啟用或禁用音頻串行接口的輸入通道。該器件支持所有活動(dòng)通道同時(shí)上電和斷電,以進(jìn)行同步回放。但是,根據(jù)應(yīng)用需求,如果某些通道必須在另一個(gè)通道回放處于開啟狀態(tài)時(shí)動(dòng)態(tài)上電或斷電,則可以通過(guò)設(shè)置 DYN_PUPD_CFG (P0_R119) 寄存器來(lái)支持該用例。
該器件支持多種數(shù)據(jù)混合選項(xiàng),可在 DAC 輸出上回放之前,使用每條路徑的靈活增益選項(xiàng)將來(lái)自主要 ASI 的多達(dá) 8 個(gè)輸入通道、來(lái)自輔助 ASI 的 2 個(gè)輸入通道、ADC 環(huán)回?cái)?shù)據(jù)和發(fā)音器混合起來(lái)。默認(rèn)情況下,禁用這些混頻器,并且通道配置為僅支持一個(gè)數(shù)據(jù)通道??梢酝ㄟ^(guò)設(shè)置寄存器映射 B0_P17 中所述的 ASI_DIN_Mixers 可編程系數(shù)寄存器來(lái)配置混頻器。
該器件支持高達(dá) 90kHz 的輸出信號(hào)帶寬,這允許使用 216kHz(或更高)采樣速率來(lái)播放高頻非音頻信號(hào)。可以使用 DAC_CHx_BW_Mode 位(P0_R101_D[0]、P0_R108_D[0])啟用或禁用寬帶模式。
對(duì)于 48kHz 或更低的采樣速率,該器件支持所有功能和各種可編程處理塊。不過(guò),對(duì)于高于 48kHz 的采樣速率,支持同時(shí)錄音和回放的通道數(shù)量和雙二階濾波器數(shù)量等都存在限制。有關(guān)更多詳細(xì)信息,請(qǐng)參閱 TAC5212 采樣速率和受支持的可編程處理塊 應(yīng)用報(bào)告。
下一節(jié)介紹了 DAC 信號(hào)鏈的關(guān)鍵塊。有關(guān) DAC 信號(hào)鏈的各種其他塊的更多詳細(xì)信息,請(qǐng)參閱 節(jié) 9.1.1 中列出的應(yīng)用手冊(cè)。