ZHCSQJ6 December 2023 LP87725-Q1
PRODUCTION DATA
| 引腳名稱 | 電源域(建議最大值) | 內部 PU/PD | 抗尖峰脈沖時間 |
|---|---|---|---|
| nERR | VCCA | 10kΩ PU 至 VCCA | 15μs |
| WD_DIS | VCCA | - | 30μs |
| SCL | VCCA | - | - |
| SDA | VCCA | - | - |
| VMON1 | VCCA | - | LDO_LS1_VMON1_DEGLITCH_SEL |
| VMON2 | VCCA | - | LS2_VMON2_DEGLITCH_SEL |
| SYNCCLK | VCCA | 400kΩ PD 至 GND | - |
| ENABLE | VCCA | 400kΩ PD 至 GND | 8μs |
| GPIO(I2C 地址選擇) | VCCA | - | 8μs |
當 VCCA 處于有效電平時,ENABLE 輸入始終起作用。其他輸入緩沖器被禁用,直到出現有效的 VCCA 電源并且器件啟動已進展到特定狀態。讀取 OTP 后,將啟用輸入緩沖器。
| 引腳名稱 | 電源域 | 引腳模式 | 輸出類型 | 內部 PU/PD |
|---|---|---|---|---|
| SDA | VCCA | - | - | |
| nRSTOUT | VCCA | - | 開漏或推挽 低電平有效或高電平有效 | 在 OD 模式下,當輸出驅動為高電平時,10kΩ 可編程 PU 至 VCCA。當輸出驅動為低電平時,PU 被禁用。 |
| nINT/GPO | VCCA | - | 開漏或推挽 低電平有效或高電平有效 | 在 OD 模式下,當輸出驅動為高電平時,10kΩ 可編程 PU 至 VCCA。當輸出驅動為低電平時,PU 被禁用。 |