ZHCSXO2 December 2024 LMX1205
ADVANCE INFORMATION
該器件具有高頻率能力、極低的抖動和可編程時鐘輸入和輸出延遲,可在不降低信噪比的情況下,很好地對高精度、高頻數據轉換器進行時鐘控制。4 個高頻時鐘輸出中的每一個輸出以及具有更大分頻器范圍的附加 LOGICLK 輸出,都配有一個 SYSREF 輸出時鐘信號。JESD204B/C 接口的 SYSREF 信號可以在內部生成,也可以作為輸入傳入,并重新與器件時鐘同步。高頻時鐘輸入路徑和各個時鐘輸出路徑上具有無噪聲延遲調節,可確保多通道系統中的時鐘具有低偏移。對于數據轉換器時鐘應用,務必使時鐘的抖動小于數據轉換器的孔徑抖動。在需要對 4 個以上數據轉換器進行時鐘控制的應用中,可以使用多個器件開發各種級聯架構,用于分配所需的所有高頻時鐘和 SYSREF 信號。該器件可與超低噪聲基準時鐘源相結合,是時鐘控制型數據轉換器的典型設計,尤其是在 3GHz 以上采樣時。