ZHCSF92B November 2015 – December 2024 LMR14020-Q1
PRODUCTION DATA
圖 4-1 DDA 封裝8 引腳 (HSOIC)頂視圖
圖 4-2 DPR 封裝10 引腳 (WSON)頂視圖| 名稱 | 編號(hào) | 類型(1) | 說明 | |
|---|---|---|---|---|
| SO-8 | WSON-10 | |||
| BOOT | 1 | 1 | P | 高側(cè) MOSFET 驅(qū)動(dòng)器的自舉電容連接。在 BOOT 和 SW 之間連接一個(gè)優(yōu)質(zhì) 0.1μF 電容。 |
| VIN | 2 | 2、3 | P | 連接到電源和旁路電容 CIN。從 VIN 引腳到高頻旁路 CIN 和 GND 的路徑必須盡可能短。 |
| EN | 3 | 4 | A | 使能引腳,具有內(nèi)部上拉電流源。拉至 1.2V 以下可禁用器件。懸空或連接到 VIN 可啟用器件。可通過兩個(gè)電阻調(diào)節(jié)輸入欠壓鎖定。請(qǐng)參閱“啟用和調(diào)節(jié)欠壓鎖定”部分。 |
| RT/SYNC | 4 | 5 | A | 電阻時(shí)序或外部時(shí)鐘輸入。當(dāng)使用外部接地電阻設(shè)置開關(guān)頻率時(shí),內(nèi)部放大器將該引腳保持為固定電壓。如果該引腳拉至超出 PLL 上限閾值,則模式發(fā)生變化,引腳變?yōu)橥捷斎搿?nèi)部放大器禁用,引腳呈現(xiàn)為內(nèi)部 PLL 的高阻抗時(shí)鐘輸入。如果時(shí)鐘邊沿停止,內(nèi)部放大器將重新使能,并且工作模式會(huì)恢復(fù)為通過電阻進(jìn)行頻率編程。 |
| FB | 5 | 7 | A | 反饋輸入引腳,連接到反饋分壓器以設(shè)置 VOUT。直接連接到 VOUT 以實(shí)現(xiàn)固定輸出。在運(yùn)行期間,請(qǐng)勿使該引腳發(fā)生接地短路。 |
| SS | 6 | 6 | A | 軟啟動(dòng)控制引腳。連接到電容器以設(shè)置軟啟動(dòng)時(shí)間。 |
| PGOOD | 不適用 | 8 | A | 電源漏極開路輸出正常標(biāo)志。使用 10kΩ 至 100kΩ 的上拉電阻器連接到邏輯軌或其他不高于 7V 的直流電壓。 |
| GND | 7 | 9 | G | 系統(tǒng)接地引腳。 |
| SW | 8 | 10 | P | 穩(wěn)壓器的開關(guān)輸出。內(nèi)部連接到低側(cè)功率 MOSFET。連接到功率電感器。 |
| 散熱焊盤 | 9 | 11 | G | 裸片的主要熱耗散途徑。必須連接到 PCB 上的接地層。 |