ZHCSQO9 September 2024 LM70660 , LM706A0
PRODUCTION DATA
EN/UVLO 引腳可以連接到高達 65V 的電壓。LM706x0 具有精密使能電路。當 EN 引腳高于 1V 時,將啟用輸出。如果 EN 引腳被拉至 0.55V(典型值)以下,LM706x0 會被關斷,來自 VIN 的電流消耗 IQ 為 2.3μA(典型值)。當使能電壓介于 0.55V(典型值)和 1V(典型值)之間時,LM706x0 處于待機模式。在待機模式下,將會啟用 VCC 穩壓器,器件不進行開關,IQ 電流為 350μA(典型值)。用戶還可以使用標準 CMOS 邏輯驅動器啟用 LM706x0。高于 2.0V 的電壓將啟用 LM706x0,低于 0.4V 的電壓將禁用 LM706x0。不過,許多應用都受益于使用電阻分壓器 RUV1 和 RUV2(如圖 6-2 所示)來建立精密的 UVLO 閾值。當 LM706x0 輸入電源的上升時間明顯長于內部軟啟動時間時,TI 建議將輸入電壓導通閾值設置為 4.5V 或更高。TI 不建議將 EN 引腳保持懸空。
在給定需要的輸入導通電壓的情況下,可以使用方程式 2 來計算 UVLO 電阻。EN 電壓遲滯 VEN-HYS 為 100mV 或 EN 電壓上升閾值 VEN-TH 的 10%,因此輸入關斷電壓是輸入導通電壓的 90%。