ZHCSID5H April 2018 – June 2024 ISO1410 , ISO1412 , ISO1430 , ISO1432 , ISO1450 , ISO1452
PRODUCTION DATA
請參考 PDF 數據表獲取器件具體的封裝圖。
表 9-1 展示了驅動器功能模式。
| VCC1(1) | VCC2(1) | 輸入 D | 驅動器使能 DE | 輸出(3) | |
|---|---|---|---|---|---|
| Y、A | Z、B | ||||
| PU | PU | H | H | H | L |
| L | H | L | H | ||
| X | L | 高阻態 | 高阻態 | ||
| X | 開路 | 高阻態 | 高阻態 | ||
| 開路 | H | H | L | ||
| PD(2) | PU | X | X | 高阻態 | 高阻態 |
| X | PD | X | X | 高阻態 | 高阻態 |
下面的說明特定于半雙工器件,但相同的邏輯也適用于輸出為 Y 和 Z 的全雙工器件。
當驅動器使能引腳 DE 為邏輯高電平時,差分輸出 A 和 B 跟隨數據輸入 D 的邏輯狀態。D 輸入的邏輯高電平會導致 A 輸出變為高電平,B 輸出變為低電平。因此,方程式 1 定義的差分輸出電壓為正。
D 輸入的邏輯低電平會使 B 輸出變為高電平,A 輸出變為低電平。因此,方程式 1 定義的差分輸出電壓為負。DE 輸入端的邏輯低電平會使兩個輸出進入高阻抗 (Hi-Z) 狀態。當 DE 輸入為邏輯低電平時,D 引腳的邏輯狀態與之無關。DE 引腳有一個內部下拉電阻接地。當 DE 引腳保持開路時,該驅動器默認處于禁用狀態(總線輸出處于高阻態)。D 引腳具有內部上拉電阻器。啟用驅動器后,當 D 引腳保持開路時,A 輸出變為高電平,B 輸出變為低電平。
表 9-2 展示了接收器功能模式。
| VCC1(1) | VCC2(1) | 差分輸入 | 接收器使能 RE | 輸出 R |
|---|---|---|---|---|
| VID = VA – VB | ||||
| PU | PU | –0.02V ≤ VID | L | H |
| -0.2V < VID < 0.02V | L | 不確定 | ||
| VID≤ –0.2V | L | L | ||
| X | H | 高阻態 | ||
| X | 開路 | 高阻態 | ||
| 開路、短路和空閑 | L | H | ||
| PD(2) | PU | X | X | 高阻態 |
| PU | PD | X | L | H |
| PD(2) | PD | X | X | 高阻態 |
當接收器使能引腳 RE 為邏輯低電平時,接收器被啟用。當方程式 2 定義的差分輸入電壓大于正輸入閾值 VTH+ 時,接收器輸出 R 變為高電平。
當方程式 2 定義的差分輸入電壓低于負輸入閾值 VTH– 時,接收器輸出 R 變為低電平。如果 VID 介于 VTH+ 和 VTH- 閾值之間,則輸出是不確定的。接收器輸出處于高阻抗狀態,當 RE 引腳為邏輯高電平或保持開路時,VID 的幅度和極性無關緊要。當收發器與總線斷開(開路)、總線與其他線路短接(短路)或未對總線進行有源驅動(空閑總線)時,接收器輸入的內部偏置會導致輸出失效防護高電平。