ZHCSUH0H August 2007 – July 2025 CDCE949 , CDCEL949
PRODUCTION DATA
| 引腳 | 類型(1) | 說明 | |
|---|---|---|---|
| 名稱 | 編號 | ||
| GND | 5、9、14、20 | G | 接地 |
| SCL/S2 | 22 | I | SCL:串行時鐘輸入(默認配置)、LVCMOS;內部上拉電阻 500kΩ;或 S2:用戶可編程的控制輸入;LVCMOS 輸入;內部上拉電阻 500kΩ |
| SDA/S1 | 23 | I/O | SDA:雙向串行數據輸入/輸出(默認配置)、LVCMOS;內部上拉電阻 500kΩ;或 S1:用戶可編程的控制輸入;LVCMOS 輸入;內部上拉電阻 500kΩ |
| S0 | 2 | I | 用戶可編程的控制輸入 S0;LVCMOS 輸入;內部上拉電阻 500kΩ |
| VCtrl | 4 | I | VCXO 控制電壓(不使用時保持開路或上拉) |
| VDD | 3、13 | P | 用于器件的 1.8V 電源 |
| VDDOUT | 6、10、17 | P | CDCEL949:用于所有輸出的 1.8V 電源 |
| CDCE949:用于所有輸出的 3.3V 或 2.5V 電源 | |||
| Xin/CLK | 1 | I | 晶體振蕩器輸入或 LVCMOS 時鐘輸入(可通過 SDA/SCL 總線選擇) |
| Xout | 24 | O | 晶體振蕩器輸出(不使用時保持開路或上拉) |
| Y1 | 21 | O | 數模轉換器 (LVCMOS) 輸出 |
| Y2 | 19 | ||
| Y3 | 18 | ||
| Y4 | 7 | ||
| Y5 | 8 | ||
| Y6 | 16 | ||
| Y7 | 15 | ||
| Y8 | 11 | ||
| Y9 | 12 | ||