ZHCSSF9 june 2023 CDCE6214Q1TM
PRODUCTION DATA
PLL 的基準時鐘被饋送到引腳 1 (SECREF_P) 和 2 (SECREF_N) 或引腳 5 (PRIREF_P) 和 6 (PRIREF_N)。有多個輸入級來適應各種時鐘基準。引腳 1 和 2 可用于跨時鐘連接 XTAL,或提供外部單端 LVCMOS 時鐘或差分時鐘。可以通過寄存器編程來選擇這些模式。選擇差分模式時,會向引腳施加適當的偏置。在差分模式下,需要使用外部交流耦合電容器。當選擇 XTAL 或 LVCMOS 模式時,偏置電路將斷開。引腳 5 和 6 可用于提供外部單端 LVCMOS 時鐘或差分時鐘。
基準多路復用器選擇 PLL 的基準時鐘。通過設置 REFSEL 引腳 = L,可以選擇 SECREF 輸入,而通過設置 REFSEL 引腳 = H,可以選擇 PRIREF 輸入。或者,這可以通過寄存器設置進行配置。
| 寄存器位地址 | 寄存器位字段名稱 | 值 | 說明 |
|---|---|---|---|
| R2[1:0] | REFSEL_SW | 0h 或 1h | 通過引腳 4 (REFSEL) 控制輸入基準多路復用器 |
| (默認值:0h) | 2h | 選擇引腳 1/引腳 2 SECREF 輸入。這與引腳 4 的狀態無關。 | |
| 3h | 選擇引腳 5/引腳 6 PRIREF 輸入。這與引腳 4 的狀態無關。 | ||
| R24[1:0] | IP_SECREF_BUF_SEL | 0h | XO 被啟用。對 SECREF 引腳有效。 |
| (默認值:0h) | 1h | 啟用 LVCMOS 緩沖器。對 SECREF 引腳有效。 | |
| 2h 或 3h | 啟用差分緩沖器。對 SECREF 引腳有效。 | ||
| R24[15] | IP_PRIREF_BUF_SEL | 0h | 啟用 LVCMOS 緩沖器。對 PRIREF 引腳有效。 |
| (默認值:0h) | 1h | 啟用差分緩沖器。對 PRIREF 引腳有效。 |
可以使用基準分頻器或時鐘倍頻器來進一步對 PLL 的基準時鐘進行倍頻 (2x) 或分頻。IP_RDIV[7:0] 可用于設置分頻器的值。將其設置為 00h 可啟用倍增器。
來自基準塊的輸出時鐘可以旁路至 OUT0 和其他輸出通道。可以在輸入時鐘或 PFD 時鐘之間選擇旁路時鐘。請參閱表 10-9
SECREF_P 和 SECREF_N 引腳提供晶體振蕩器級來驅動 10MHz 至 50MHz 范圍內的基本模式晶體。晶體輸入級集成了高達 9pF 的可調負載電容器陣列,并可通過 R24[12:8] 進行編程。可通過 R24[5:2] 對振蕩器的驅動能力進行編程。
LVCMOS 輸入緩沖器閾值電壓遵循 VDD_REF。該器件可用作電平轉換器,因為輸出具有單獨的電源。