UCC27519
- 低成本柵極驅動器,是 NPN 和 PNP 分立解決方案的優(yōu)質替代產品
- 與 TI 的 TPS2828 和 TPS2829 器件引腳兼容
- 4A 峰值拉電流和 4A 峰值灌電流對稱驅動
- 快速傳播延遲(典型值 17ns)
- 快速上升和下降時間(典型值 8ns 和 7ns)
- 4.5V 至 18V 單電源范圍
- VDD 欠壓閉鎖 (UVLO) 期間輸出保持低電平(確保加電和斷電時無毛刺脈沖運行)
- CMOS 輸入邏輯閾值(帶滯后的電源電壓的函數)
- 實現高抗噪性的滯后邏輯閾值
- 實現使能功能的 EN 引腳(可不連接)
- 當輸入引腳懸空時輸出保持在低電平
- 輸入引腳絕對最大電壓電平不受 VDD 引腳偏置電源電壓的限制
- -40°C 至 140°C 的運行溫度范圍
- 5 引腳 DBV 封裝(小外形尺寸晶體管封裝 (SOT)-23)
應用
- 開關模式電源
- 直流-直流轉換器
- 用于數字電源控制器的伴隨柵極驅動器器件
- 太陽能、電機控制、不間斷電源 (UPS)
- 用于新上市的寬帶隙電源器件(例如 GaN)的柵極驅動器
All trademarks are the property of their respective owners.
UCC27518 和 UCC27519 單通道高速低側柵極驅動器器件可有效驅動金屬氧化物半導體場效應晶體管 (MOSFET) 和絕緣柵雙極型晶體管 (IGBT) 電源開關。 UCC27518 和 UCC27519 采用的設計方案可最大程度減少擊穿電流,從而為電容負載提供較高的峰值拉/灌電流脈沖,同時提供軌到軌驅動能力以及超短的傳播延遲(典型值為 17ns)。
當 VDD = 12V 時,UCC27518 和 UCC27519 可提供峰值為 4A 的灌/拉(對稱驅動)電流驅動能力。
UCC27518 和 UCC27519 具有 4.5V 至 18V 的寬 VDD 范圍,以及 –40°C 至 140°C 的寬溫度范圍。 當超出 VDD 工作范圍時,VDD 引腳上的內部欠壓閉鎖 (UVLO) 電路可使輸出保持低電平。 該器件不僅能夠工作在低于 5V 的低電壓下,還具備同類產品中最佳的開關特性,因此非常適用于驅動諸如 GaN 功率半導體器件等新上市的寬帶隙電源開關器件。
UCC27518 和 UCC27519 的輸入引腳閾值基于 CMOS 邏輯電路,其中閾值電壓是 VDD 電源電壓的函數。 輸入閾值上限典型值 (VIN-H) 是 VDD的 55%,而輸入閾值下限典型值 (VIN-L) 是 VDD 的 39%。 閾值上下限之間的寬滯后(通常為 VDD的 16%)提供了出色的抗噪性,并且使用戶能夠通過在輸入脈寬調制 (PWM) 信號與器件的 INx 引腳之間使用 RC 電路來引入延遲。
UCC27518 和 UCC27519 的 EN 引腳上還特有一個可懸空的使能功能。 將 EN 引腳置于未連接狀態(tài),可分別實現 UCC27518,UCC27519 與 TPS2828,TPS2829 之間的引腳兼容性。 EN 引腳的電壓閾值是固定的,不會隨 VDD 引腳偏置電壓變化。 使能閾值上限典型值 (VEN-H) 為 2.1V,而使能閾值下限典型值 (VEN-L) 為 1.25V。
技術文檔
| 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | UCC2751x 單通道高速低側柵極驅動器(基于 CMOS 輸入閾值并具有峰值為 4A 的拉/灌電流驅動能力) 數據表 (Rev. A) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2015年 3月 13日 |
| 應用簡報 | 了解峰值源電流和灌電流 (Rev. A) | 英語版 (Rev.A) | 2020年 4月 29日 | |||
| 應用簡報 | 適用于柵極驅動器的外部柵極電阻器設計指南 (Rev. A) | 英語版 (Rev.A) | 2020年 4月 29日 | |||
| 應用簡報 | How to overcome negative voltage transients on low-side gate drivers' inputs | 2019年 1月 18日 | ||||
| 更多文獻資料 | Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) | 2018年 10月 29日 | ||||
| 選擇指南 | 電源管理指南 2018 (Rev. K) | 2018年 7月 31日 | ||||
| 選擇指南 | 電源管理指南 2018 (Rev. R) | 2018年 6月 25日 | ||||
| 更多文獻資料 | MOSFET 和 IGBT 柵極驅動器電路的基本原理 | 最新英語版本 (Rev.A) | 2018年 4月 17日 | |||
| 應用簡報 | Low-Side Gate Drivers With UVLO Versus BJT Totem-Pole | 2018年 3月 16日 |
設計和開發(fā)
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
UCC57142EVM — UCC57142 評估模塊
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
借助?PSpice for TI 的設計和仿真環(huán)境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| SOT-23 (DBV) | 5 | Ultra Librarian |
訂購和質量
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
- 制造廠地點
- 封裝廠地點
推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。