UCC27302A
- Drives two N-channel MOSFETs in half-bridge configuration
- –40°C to +150°C junction temperature range
- 120V abs max voltage on HB pin
- 3.7A source, 4.5A sink output currents
- 7V to 17V VDD operating range (20V abs max) with UVLO
- –(28–VDD)V abs max negative transient tolerance on HS pin (<100ns pulse)
- –10V to +20V abs max input pins tolerance, independent of supply voltage range (TTL compatible)
- Switching parameters:
- 20ns typical propagation delay times
- 7.2ns rise and 5.5ns fall time with 1000pF load
- 4ns typical delay matching
- Integrated bootstrap diode
- Input interlock
- Enable/disable functionality with low current consumption (3μA typical) when disabled (DRC package only)
The UCC27302A is a robust gate driver designed to drive two N-channel MOSFETs in a half-bridge or synchronous buck configuration with an absolute maximum bootstrap voltage of 120V. Its 3.7A peak source and 4.5A peak sink current capability allows the UCC27302A to drive large power MOSFETs with minimized switching losses during the transition through the Miller Plateau. The switching node (HS pin) can handle negative transient voltage, which allows the high-side channel to be protected from inherent negative voltages caused by parasitic inductance and stray capacitance.
The inputs are independent of supply voltage and are able to withstand -10V and +20V absolute maximum ratings. The low-side and high-side gate drivers are matched to 4ns between the turn on and turn off of each other and are controlled throught the LI and HI input pins respectively. However, the input interlock logic will turn both driver outputs low whenever both LI and HI inputs are high at the same time. An on-chip 120V rated bootstrap diode eliminates the need to add discrete bootstrap diodes. Undervoltage lockout (UVLO) is provided for both the high-side and the low-side drivers which provides symmetric turn on and turn off behavior and forces the outputs low if the drive voltage is below the specified threshold.
技術文檔
| 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | UCC27302A 120V, 3.7A/4.5A Half-Bridge Driver with 5V UVLO, Interlock and Enable 數據表 | PDF | HTML | 2025年 7月 9日 | ||
| 產品概述 | UCC272xx 和 UCC273xx:適用于高功率應用的 120V 半橋柵 極驅動器 | PDF | HTML | 英語版 | PDF | HTML | 2025年 9月 16日 | |
| 應用手冊 | 將應用要求與 120V 半橋柵極驅動器對應 | PDF | HTML | 英語版 | PDF | HTML | 2025年 4月 25日 | |
| 應用手冊 | 使用半橋柵極驅動器實現高側 FET 的 100% 占空比 | PDF | HTML | 英語版 | PDF | HTML | 2024年 3月 26日 | |
| 應用手冊 | 雙向直流/直流轉換器中半橋柵極驅動器的挑戰和解決方案 | PDF | HTML | 英語版 | PDF | HTML | 2024年 1月 25日 | |
| 應用手冊 | 針對半橋配置的自舉電路選擇 (Rev. A) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2023年 9月 14日 | |
| 應用手冊 | 適用于高頻逆變器并采用 C2000 的電壓饋電全橋直流/直流和直流/交流轉換器 (Rev. D) | PDF | HTML | 英語版 (Rev.D) | 2021年 5月 3日 | ||
| 應用手冊 | Implementing High-Side Switches Using Half-Bridge Gate Drivers for 48-V Battery. | 2020年 5月 12日 | ||||
| 應用簡報 | 適用于柵極驅動器的外部柵極電阻器設計指南 (Rev. A) | 英語版 (Rev.A) | 2020年 4月 29日 | |||
| 應用手冊 | PFC Design Choice for On Board Charger Designs | 2018年 5月 24日 |
設計和開發
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
UCC27288EVM — UCC27288 100V、3A、8V UVLO 半橋柵極驅動器評估模塊
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| HSOIC (DDA) | 8 | Ultra Librarian |
| SOIC (D) | 8 | Ultra Librarian |
| VSON (DRC) | 10 | Ultra Librarian |
訂購和質量
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續可靠性監測
- 制造廠地點
- 封裝廠地點
推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。