TPS766

正在供貨

?250mA 超低 IQ 低壓降穩壓器

產品詳情

Rating Catalog Vin (max) (V) 10 Vin (min) (V) 2.7 Iout (max) (A) 0.25 Output options Adjustable Output, Fixed Output Vout (max) (V) 5.5 Vout (min) (V) 1.2 Fixed output options (V) 1.5, 1.8, 2.5, 2.8, 3, 3.3, 5 Noise (μVrms) 200 PSRR at 100 KHz (dB) 38 Iq (typ) (mA) 0.03 Features Enable, Power good Thermal resistance θJA (°C/W) 112.6, 176 Load capacitance (min) (μF) 10 Regulated outputs (#) 1 Accuracy (%) 3 Dropout voltage (Vdo) (typ) (mV) 140 Operating temperature range (°C) -40 to 125
Rating Catalog Vin (max) (V) 10 Vin (min) (V) 2.7 Iout (max) (A) 0.25 Output options Adjustable Output, Fixed Output Vout (max) (V) 5.5 Vout (min) (V) 1.2 Fixed output options (V) 1.5, 1.8, 2.5, 2.8, 3, 3.3, 5 Noise (μVrms) 200 PSRR at 100 KHz (dB) 38 Iq (typ) (mA) 0.03 Features Enable, Power good Thermal resistance θJA (°C/W) 112.6, 176 Load capacitance (min) (μF) 10 Regulated outputs (#) 1 Accuracy (%) 3 Dropout voltage (Vdo) (typ) (mV) 140 Operating temperature range (°C) -40 to 125
SOIC (D) 8 29.4 mm2 4.9 x 6
  • 輸入電壓范圍:
    • 舊芯片:2.7V 至 10V(絕對最大值 13.5V)
    • 新芯片:2.5V 至 16V(絕對最大值 18V)
  • 輸出電壓范圍:
    • 舊芯片:1.5V 至 5V(固定)和 1.25V 至 5.5V(可調)
    • 新芯片:1.2V 至 12V(固定)和 0.8V 至 14.6V(可調)
  • 輸出電流:最高 250mA
  • 輸出精度:
    • 舊芯片:3%(整個負載和溫度范圍)
    • 新芯片:1%(整個負載和溫度范圍)
  • 低靜態電流 (IQ):
    • 舊芯片:空載時典型值為 35μA
    • 新芯片:空載時典型值為 55μA
  • IQ(禁用狀態):
    • 舊芯片:10μA(最大值)
    • 新芯片:4μA(最大值)
  • 壓降(新芯片):
    • 250mA 時高達 225mV(典型值)(TPS76650)
  • 高 PSRR(新芯片):1MHz 時為 46dB
  • 內部軟啟動時間(新芯片):750μs(典型值)
  • 過流限制和熱保護
  • 與 2.2μF 或更高的電容器搭配使用時可保持穩定(新芯片)
  • 開漏電源正常
  • 封裝:8 引腳,4.9mm × 6mm SOIC (D)
  • 輸入電壓范圍:
    • 舊芯片:2.7V 至 10V(絕對最大值 13.5V)
    • 新芯片:2.5V 至 16V(絕對最大值 18V)
  • 輸出電壓范圍:
    • 舊芯片:1.5V 至 5V(固定)和 1.25V 至 5.5V(可調)
    • 新芯片:1.2V 至 12V(固定)和 0.8V 至 14.6V(可調)
  • 輸出電流:最高 250mA
  • 輸出精度:
    • 舊芯片:3%(整個負載和溫度范圍)
    • 新芯片:1%(整個負載和溫度范圍)
  • 低靜態電流 (IQ):
    • 舊芯片:空載時典型值為 35μA
    • 新芯片:空載時典型值為 55μA
  • IQ(禁用狀態):
    • 舊芯片:10μA(最大值)
    • 新芯片:4μA(最大值)
  • 壓降(新芯片):
    • 250mA 時高達 225mV(典型值)(TPS76650)
  • 高 PSRR(新芯片):1MHz 時為 46dB
  • 內部軟啟動時間(新芯片):750μs(典型值)
  • 過流限制和熱保護
  • 與 2.2μF 或更高的電容器搭配使用時可保持穩定(新芯片)
  • 開漏電源正常
  • 封裝:8 引腳,4.9mm × 6mm SOIC (D)

TPS766 是一款低壓降 (LDO) 線性穩壓器,支持 2.5V 至 16V 的輸入電壓范圍(新芯片)和高達 250mA 的負載電流。對于新芯片,支持的輸出范圍為 1.2V 至 12V(固定版本)或 0.8V 至 14.6V(可調版本)。

輸入電壓范圍高達 16V(新芯片),這使得該器件非常適合由變壓器次級繞組和穩壓電源軌(例如 10V 或 12V)供電。此外,該器件具有寬輸出電壓范圍,因此能夠為碳化硅 (SiC) 柵極驅動器和麥克風產生偏置電壓,以及為微控制器 (MCU) 和處理器供電。

高帶寬 PSRR 性能在 1kHz 時大于 70dB,在 1MHz 時大于 46dB(新芯片),因此有助于衰減上游直流/直流轉換器的開關頻率,并更大限度減少后置穩壓器濾波。新芯片支持內部軟啟動電路機制,該機制可減小啟動期間的浪涌電流,從而降低輸入電容。

舊芯片支持在整個負載電流范圍內提供恒定靜態電流(對于 0mA 至 250mA 的整個輸出電流范圍,通常為 35µA)。

TPS766 LDO 還具有睡眠模式,在該模式下,向 EN(使能)施加 TTL 高電平信號可關閉穩壓器。在禁用模式下,舊芯片的靜態電流小于 1µA(典型值),而新芯片的靜態電流約為 1.6µA(典型值)。

電源正常 (PG) 是高電平有效輸出,用于實現上電復位或低電池電量指示。

對于固定輸出版本,TPS766 提供 1.5V 至 5.0V(舊芯片)和 1.2V 至 12V(新芯片)的輸出范圍。對于可調版本,輸出電壓可在 1.25V 至 5.5V(舊芯片)和 0.8V 至 14.6V(新芯片)范圍內編程。TPS766 采用 8 引腳 SOIC 封裝。

TPS766 是一款低壓降 (LDO) 線性穩壓器,支持 2.5V 至 16V 的輸入電壓范圍(新芯片)和高達 250mA 的負載電流。對于新芯片,支持的輸出范圍為 1.2V 至 12V(固定版本)或 0.8V 至 14.6V(可調版本)。

輸入電壓范圍高達 16V(新芯片),這使得該器件非常適合由變壓器次級繞組和穩壓電源軌(例如 10V 或 12V)供電。此外,該器件具有寬輸出電壓范圍,因此能夠為碳化硅 (SiC) 柵極驅動器和麥克風產生偏置電壓,以及為微控制器 (MCU) 和處理器供電。

高帶寬 PSRR 性能在 1kHz 時大于 70dB,在 1MHz 時大于 46dB(新芯片),因此有助于衰減上游直流/直流轉換器的開關頻率,并更大限度減少后置穩壓器濾波。新芯片支持內部軟啟動電路機制,該機制可減小啟動期間的浪涌電流,從而降低輸入電容。

舊芯片支持在整個負載電流范圍內提供恒定靜態電流(對于 0mA 至 250mA 的整個輸出電流范圍,通常為 35µA)。

TPS766 LDO 還具有睡眠模式,在該模式下,向 EN(使能)施加 TTL 高電平信號可關閉穩壓器。在禁用模式下,舊芯片的靜態電流小于 1µA(典型值),而新芯片的靜態電流約為 1.6µA(典型值)。

電源正常 (PG) 是高電平有效輸出,用于實現上電復位或低電池電量指示。

對于固定輸出版本,TPS766 提供 1.5V 至 5.0V(舊芯片)和 1.2V 至 12V(新芯片)的輸出范圍。對于可調版本,輸出電壓可在 1.25V 至 5.5V(舊芯片)和 0.8V 至 14.6V(新芯片)范圍內編程。TPS766 采用 8 引腳 SOIC 封裝。

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產品

open-in-new 比較替代產品
功能與比較器件相同,但引腳排列有所不同
TPS7A25 正在供貨 具有電源正常指示功能的 300mA、18V、超低 IQ、高精度、可調節低壓降穩壓器 An 18-V, 300-mA LDO regulator with power-good and ultra-low IQ (2.5 μA)

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 5
類型 標題 下載最新的英語版本 日期
* 數據表 TPS766 250mA 16V 低壓降穩壓器 數據表 (Rev. E) PDF | HTML 英語版 (Rev.E) PDF | HTML 2024年 3月 15日
應用手冊 LDO 噪聲揭秘 (Rev. B) PDF | HTML 英語版 (Rev.B) PDF | HTML 2020年 9月 16日
應用手冊 LDO PSRR Measurement Simplified (Rev. A) PDF | HTML 2017年 8月 9日
模擬設計期刊 低成本隔離式 3.3 至 5V DC/DC 轉換器的離散設計 英語版 2011年 4月 5日
應用手冊 簡化的 LDO PSRR 測量 最新英語版本 (Rev.A) PDF | HTML 2010年 7月 28日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

DIP-ADAPTER-EVM — DIP 適配器評估模塊

借助 DIP-Adapter-EVM 加快運算放大器的原型設計和測試,該 EVM 有助于快速輕松地連接小型表面貼裝 IC 并且價格低廉。您可以使用隨附的 Samtec 端子板連接任何受支持的運算放大器,或者將這些端子板直接連接至現有電路。

DIP-Adapter-EVM 套件支持六種常用的業界通用封裝,包括:

  • D 和 U (SOIC-8)
  • PW (TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5 和 SOT23-3)
  • DCK(SC70-6 和 SC70-5)
  • DRL (SOT563-6)
用戶指南: PDF
TI.com 上無現貨
參考設計

TIDEP0010 — Sercos 3 通信開發平臺

TIDEP0010 Sercos III 通信參考設計將 AM335x Sitara 處理器系列和 Sercos III 媒體訪問控制 (MAC) 層合并到單個片上系統 (SoC) 設計中。該參考設計面向 Sercos III 次級通信,使您能夠為各種工業自動化設備實現實時 Sercos III 通信標準。該設計基于 TMDSICE3359 工業通信引擎 (ICE)。該設計包含 TMDSICE3359,但也可以與 TMDXICE110 配合使用。
用戶指南: PDF
原理圖: PDF
參考設計

TIDEP0008 — PROFINET 通信開發平臺

該參考設計面向 PROFINET 次級通信,可幫助您在各種工業自動化設備中實現 PROFINET 通信標準。該參考設計可以在工業自動化、工廠自動化或工業通信等應用中實現小尺寸設計,同時具有超少的外部元件和低功耗性能。該參考設計是使用 TMDSICE3359 創建的,但也可以使用 TMDXICE110。
用戶指南: PDF
原理圖: PDF
參考設計

TIDEP0032 — 面向工業自動化應用的多協議工業以太網檢測(采用 PRU-ICSS)參考設計

30 多種工業標準對用于工業自動化的工業以太網進行了規定。一些完善的實時以太網協議(如 EtherCAT、EtherNet/IP、PROFINET、Sercos III 和 PowerLink)需要 FPGA 或 ASIC 方面的專用 MAC 硬件支持。工業通信子系統中的可編程實時單元 (PRU-ICSS) 作為 Sitara 處理器系列中的硬件模塊存在,通過單芯片設計取代了 FPGA 或 ASIC。利用 PRU-ICSS 中的固件,可以檢測工業以太網協議的類型并在運行時將適當的工業應用加載到 Sitara 處理器中。該參考設計介紹了用于 PRU-ICSS (...)
用戶指南: PDF
原理圖: PDF
參考設計

TIDEP0003 — 以太網/IP 通信開發平臺

該開發平臺面向 Ethernet/IP 次級通信,使您能夠在各種工業自動化設備中實現 Ethernet/IP 標準。該參考設計可以在工業自動化、工廠自動化或工業通信等應用中實現小尺寸設計,同時具有超少的外部元件和低功耗性能。該參考設計支持 TMDSICE3359,但也支持 TMDXICE110。
原理圖: PDF
參考設計

TIDEP0028 — Ethernet Powerlink 開發平臺

TIDEP0028 Ethernet Powerlink 參考設計將 AM335x Sitara 處理器系列和 Powerlink 開放媒體訪問控制 (MAC) 層合并到單個片上系統 (SoC) 設計中。TIDEP0028 面向 Ethernet Powerlink 次級通信,使您能夠為各種工業自動化設備實現實時 Powerlink 通信標準。該設計基于 TMDSICE3359 工業通信引擎 (ICE)。該參考設計包含 TMDSICE3359,但也支持 TMDXICE110。
用戶指南: PDF
原理圖: PDF
參考設計

TIDEP0054 — 適用于變電站自動化的并行冗余協議 (PRP) 以太網參考設計

此參考設計為智能電網輸電和配電網絡中的變電站自動化設備提供高可靠性、低延遲網絡通信。它支持 IEC 62439 標準中使用 PRU-ICSS 的并行冗余協議 (PRP) 規范。此參考設計是 FPGA 方法的較低成本替代方法,可提供在無需額外組件的情況下添加 IEC 61850 支持等功能的靈活性和性能。
設計指南: PDF
原理圖: PDF
參考設計

TIDEP-0075 — 工業通信網關 PROFINET IRT 轉 PROFIBUS 主站參考設計

PROFINET 可實現高速、確定性通信和企業連接,因此正在成為自動化領域的主要工業以太網協議。但是,PROFIBUS 作為世界上常用的現場總線協議,出于保護過往投資的原因,該協議在未來許多年內仍會占有重要地位并將得到沿用。鑒于流程工廠的混合屬性,該參考設計通過 Sitara? AM57x 處理器的可編程實時單元與工業通信子系統 (PRU-ICSS),為現有現場總線技術向實時以太網網絡的遷移提供核心支持。該設計在 AM572x 上實現 PROFIBUS 主站與 PROFINET IRT 器件功能:協議棧同步運行于 ARM Cortex-A15 核心,而整個 PROFINET 交換機和 (...)
設計指南: PDF
原理圖: PDF
參考設計

TIDEP0078 — 適用于 AM572x 的 OPC UA 數據訪問服務器參考設計

OPC UA 是一種工業機器對機器協議,設計用于在工業 4.0 下連接的所有機器之間實現互操作性和通信。此參考設計演示了 Matrikon OPC? OPC UA 服務器開發工具包 (SDK) 的使用方法,允許使用嵌入在項目或設計中運行的 OPC-UA 數據訪問 (DA) 服務器進行通信。OPC UA DA 處理實時數據,適用于時間對數據而言至關重要的工業自動化應用。提供了一個參考 OPC UA 服務器部署,用于訪問 AM572x IDK 的 GPIO 功能。可以擴展參考代碼,以便提供 AM572x IDK 板可以訪問的任何數據的 OPC UA 接口,包括通過 (...)
設計指南: PDF
原理圖: PDF
參考設計

TIDEP0033 — 具有信號路徑延遲補償的 SPI 主控協議參考設計

利用工業通信子系統中的可編程實時單元 (PRU-ICSS),您無需使用 FPGA、CPLD 或 ASIC 即可支持實時關鍵型應用。
該參考設計介紹了如何在 PRU-ICSS 上實現具有信號路徑延遲補償的 SPI 主協議。該參考設計支持 ADS8688 SPI 時鐘頻率高達 16.7MHz 的 32 位通信協議。
設計指南: PDF
原理圖: PDF
參考設計

TIDEP0027 — 面向工業應用并且采用 PRU-ICSS 的高性能脈沖序列輸出 (PTO)

面向工業應用的具有 PRU-ICSS 的 TIDEP0027 高性能脈沖序列輸出 (PTO) 將德州儀器 (TI) 的 AM335x Sitara 處理器系列與 PTO 模塊整合成單個片上系統 (SoC) 解決方案。此設計基于 TMDSICE3359 工業通信引擎 (ICE),但也可與其他支持 PRU-ICSS 的開發板結合使用。
設計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
SOIC (D) 8 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。

支持和培訓

視頻