TAS5622A
- PurePath HD 集成反饋提供:
- 1W 功率/4Ω 負載條件下的總諧波失真 (THD) 為 0.025%
- 電源抑制比 (PSRR) > 65dB(無輸入信號)
- (A 加權)信噪比 (SNR) > 105dB
- 用于控制 G 類電源的預鉗位輸出
- 通過使用 40mΩ 輸出金屬氧化物半導體場效應晶體管 (MOSFET) 減小了散熱器體積,滿輸出功率時效率 > 90%
- 總諧波失真+噪聲 (THD+N) 為 10% 時的輸出功率
- 125W/4Ω,橋接負載 (BTL) 立體聲配置
- 250W/2Ω,并行橋接負載 (PBTL) 單聲道配置
- THD+N 為 1% 時的輸出功率
- 105W/4Ω,橋接負載 (BTL) 立體聲配置
- 210W/2Ω,并行橋接負載 (PBTL) 單聲道配置
- 啟動時無喀噠聲和噼啪聲
- 采用具有錯誤報告功能的自我保護設計,包含欠壓保護 (UVP)、過熱保護和短路保護
- 采用推薦的系統(tǒng)設計時,符合電磁干擾 (EMI) 標準
- 采用 44 引腳散熱薄型小外形尺寸 (HTSSOP) (DDV) 封裝,減小了電路板尺寸
應用
- 藍光碟 和 DVD 接收器
- 高功率條形音響
- 有源超低音揚聲器和有源揚聲器
- 微型 Combo 系統(tǒng)
All trademarks are the property of their respective owners.
TAS5622A 器件是一款基于 TAS5612A 的散熱增強型 D 類功率放大器,其使用大型 MOSFET 提升功率效率,并采用新型柵極驅(qū)動方案降低空閑狀態(tài)下和輸出信號較低時的損耗,從而減小散熱器尺寸。
該器件可使用獨特的預鉗位輸出信號來控制 G 類電源。 這一優(yōu)勢與 TAS5622A 的低空閑損耗和高功率效率相結合,可實現(xiàn)行業(yè)領先水平的效率,從而確保構建超級“綠色”系統(tǒng)。
TAS5622A 使用恒定電壓增益。 內(nèi)部匹配增益電阻器確保了一個高電源抑制比,使得輸出電壓只取決于音頻輸入電壓并避免了任何電源的人工缺陷。
TAS5622A 的高集成度使得此放大器易于使用;并且,TI 的參考電路原理圖和印刷電路板 (PCB) 布局的使用可及時地實現(xiàn)快速設計。 TAS5622A 采用節(jié)省空間的表面貼裝 44 引腳 HTSSOP 封裝。
技術文檔
| 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | TAS5622A 125W 立體聲/250W 立體聲 PurePath? HD 數(shù)字輸入 D 類功率級 數(shù)據(jù)表 (Rev. A) | PDF | HTML | 英語版 (Rev.A) | PDF | HTML | 2015年 5月 20日 |
| 應用手冊 | Guidelines for Measuring Audio Power Amplifier Performance (Rev. A) | 2019年 8月 26日 | ||||
| 應用手冊 | AN-1849 An Audio Amplifier Power Supply Design (Rev. C) | 2019年 6月 27日 | ||||
| 用戶指南 | TAS5622-TAS5624DDVEVM (Rev. A) | 2014年 5月 8日 | ||||
| 應用手冊 | AN-1737 Managing EMI in Class D Audio Applications (Rev. A) | 2013年 5月 1日 | ||||
| 應用手冊 | Power Rating in Audio Amplifier (Rev. A) | 2005年 3月 4日 |
設計和開發(fā)
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
TAS5624ADDVEVM — TAS5624A 和 TAS5622A 評估模塊
TAS5622-TAS5624DDVEVM PurePath™ EVM 顯示了 TAS5622DDV 或 TAS5624DDV 集成電路功率級的最新版本。TAS5622 和 TAS5624 具有高性能、集成立體聲反饋數(shù)字放大器功率級,專為在 TAS5622 每通道高達 165W 和在 TAS5624 每通道高達 200W 的條件下驅(qū)動 3Ω 揚聲器而設計。它們僅需要無源解調(diào)濾波器來提供高效、高質(zhì)量的音頻放大效果。
EVM 可配置為 2 BTL 通道以進行立體聲評估,或 1 PBTL (并行 BTL)通道以進行超低音揚聲器評估。它與 TI USB 輸入板 3 (...)
PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具
借助?PSpice for TI 的設計和仿真環(huán)境及其內(nèi)置的模型庫,您可對復雜的混合信號設計進行仿真。創(chuàng)建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產(chǎn)品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| HTSSOP (DDV) | 44 | Ultra Librarian |
訂購和質(zhì)量
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
- 制造廠地點
- 封裝廠地點