SN74LVCH8T245
- 控制輸入(DIR 和 OE)VIH 和 VIL 電平以 VCCA 為基準
- 總線保持數據輸入消除了對外部上拉或下拉電阻器的需求
- VCC 隔離
- 完全可配置的雙軌設計
- Ioff 支持局部斷電模式運行
- 閂鎖性能超過 100mA,符合 JESD 78 II 類規范的要求
- ESD 保護性能超過 JESD 22 規范要求
SN74LVCH8T245 是一款采用兩個獨立可配置電源軌的 8 位同相總線收發器。A 端口設計用于跟蹤 VCCA,該端口可接受 1.65V 至 5.5V 范圍內的任何電源電壓。B 端口設計用于跟蹤 VCCB,該端口也可接受 1.65V 至 5.5V 范圍內的任何電源電壓。這樣可實現在 1.8V、2.5V、3.3V 和 5.5V 電壓節點之間進行通用低壓雙向轉換。
SN74LVCH8T245 旨在實現兩條數據總線間的異步通信。方向控制 (DIR) 輸入和輸出使能 (OE) 輸入的邏輯電平會激活 B 端口輸出或 A 端口輸出,或者將兩個輸出端口都置于高阻抗狀態。當 B 端口輸出被激活時,此器件將數據從 A 總線發送到 B 總線,而當 A 端口輸出被激活時,此器件將數據從 B 總線發送到 A 總線。A 端口和 B 端口上的輸入電路始終處于運行狀態。
有源總線保持電路會將未使用或未驅動的輸入保持在有效邏輯狀態。不建議在總線保持電路上使用上拉或下拉電阻器。該器件完全符合使用 Ioff 的部分斷電應用的規范要求。Ioff 電路禁用輸出,從而可防止破壞性電流從該器件回流。VCC 隔離特性可確保 VCCA 或 VCCB 接地時,輸出都處于高阻抗狀態。為了確保加電或斷電期間呈高阻態,OE 應通過一個上拉電阻器被連接至 VCCA;該電阻器的最小值由驅動器的電流吸入能力來決定。
SN74LVCH8T245 旨在使控制引腳(DIR 和 OE)以 VCCA 為基準。
技術文檔
設計和開發
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
14-24-LOGIC-EVM — 采用 14 引腳至 24 引腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產品通用評估模塊
14-24-LOGIC-EVM 評估模塊 (EVM) 設計用于支持采用 14 引腳至 24 引腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯器件。
14-24-NL-LOGIC-EVM — 采用 14 引腳至 24 引腳無引線封裝的邏輯產品通用評估模塊
14-24-EVM 是一款靈活的評估模塊 (EVM),旨在支持具有 14 引腳至 24 引腳 BQA、BQB、RGY、RSV、RJW 或 RHL 封裝的任何邏輯或轉換器件。
AVCLVCDIRCNTRL-EVM — 通用 EVM,適用于支持 AVC 和 LVC 的方向控制雙向轉換器件
通用 EVM 設計用于支持單通道、雙通道、四通道和八通道 LVC 和 AVC 方向控制轉換器件。它還能在相同的通道數量下支持總線保持和汽車 Q1 器件。AVC 是具有 12mA 較低驅動強度的低電壓轉換器件。LVC 是 1.65V 至 5.5V 的較高電壓轉換器件,具有 32mA 的較高驅動強度。
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| SSOP (DB) | 24 | Ultra Librarian |
| TSSOP (PW) | 24 | Ultra Librarian |
| TVSOP (DGV) | 24 | Ultra Librarian |
| VQFN (RHL) | 24 | Ultra Librarian |
訂購和質量
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續可靠性監測
- 制造廠地點
- 封裝廠地點