SN74LVC74A

正在供貨

具有清零和預(yù)設(shè)功能的雙通道上升沿觸發(fā) D 類觸發(fā)器

產(chǎn)品詳情

Number of channels 2 Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 3.6 Input type Standard CMOS Output type Push-Pull Clock frequency (max) (MHz) 100 IOL (max) (mA) 24 IOH (max) (mA) -24 Supply current (max) (μA) 10 Features Balanced outputs, Over-voltage tolerant inputs, Very high speed (tpd 5-10ns) Operating temperature range (°C) -40 to 125 Rating Catalog
Number of channels 2 Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 3.6 Input type Standard CMOS Output type Push-Pull Clock frequency (max) (MHz) 100 IOL (max) (mA) 24 IOH (max) (mA) -24 Supply current (max) (μA) 10 Features Balanced outputs, Over-voltage tolerant inputs, Very high speed (tpd 5-10ns) Operating temperature range (°C) -40 to 125 Rating Catalog
SOIC (D) 14 51.9 mm2 8.65 x 6 SOP (NS) 14 79.56 mm2 10.2 x 7.8 SSOP (DB) 14 48.36 mm2 6.2 x 7.8 TSSOP (PW) 14 32 mm2 5 x 6.4 VQFN (RGY) 14 12.25 mm2 3.5 x 3.5 WQFN (BQA) 14 7.5 mm2 3 x 2.5
  • 工作電壓范圍為 1.65V 至 3.6V
  • 輸入電壓高達(dá) 5.5V
  • 3.3V 時(shí),tpd 最大值為 5.2ns
  • VOLP(輸出接地反彈)典型值<0.8V(VCC = 3.3V、TA = 25°C)
  • VOHV(輸出 VOH 下沖)典型值>2V(VCC = 3.3V、TA = 25°C)
  • 閂鎖性能超過 250mA,符合 JESD 17 規(guī)范
  • ESD 保護(hù)性能超過 JESD 22 規(guī)范要求
    • 2000V 人體放電模型 (A114-A)
    • 1000V 充電器件模型 (C101)
  • 工作電壓范圍為 1.65V 至 3.6V
  • 輸入電壓高達(dá) 5.5V
  • 3.3V 時(shí),tpd 最大值為 5.2ns
  • VOLP(輸出接地反彈)典型值<0.8V(VCC = 3.3V、TA = 25°C)
  • VOHV(輸出 VOH 下沖)典型值>2V(VCC = 3.3V、TA = 25°C)
  • 閂鎖性能超過 250mA,符合 JESD 17 規(guī)范
  • ESD 保護(hù)性能超過 JESD 22 規(guī)范要求
    • 2000V 人體放電模型 (A114-A)
    • 1000V 充電器件模型 (C101)

SNx4LVC74A 器件在一個(gè)器件中便捷地集成了兩個(gè)正邊沿觸發(fā)式 D 型觸發(fā)器。

SN54LVC74A 可在 2.7V 至 3.6V VCC 下運(yùn)行,SN74LVC74A 可在 1.65V 至 3.6V VCC 下運(yùn)行。

SNx4LVC74A 器件在一個(gè)器件中便捷地集成了兩個(gè)正邊沿觸發(fā)式 D 型觸發(fā)器。

SN54LVC74A 可在 2.7V 至 3.6V VCC 下運(yùn)行,SN74LVC74A 可在 1.65V 至 3.6V VCC 下運(yùn)行。

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產(chǎn)品

功能優(yōu)于所比較器件的普遍直接替代產(chǎn)品
SN74AUC74 正在供貨 具有清零和預(yù)置端的雙路正邊沿觸發(fā)式 D 型觸發(fā)器 Smaller voltage range (0.8V to 2.7V), shorter average propagation delay (1.7ns)
功能與比較器件相同,但引腳排列有所不同
CD74AC74 正在供貨 具有清零和預(yù)設(shè)功能的雙通道上升沿觸發(fā) D 類觸發(fā)器 Different voltage range (2V to 6V), longer average propagation delay (7ns)

技術(shù)文檔

star =有關(guān)此產(chǎn)品的 TI 精選熱門文檔
未找到結(jié)果。請清除搜索并重試。
查看全部 31
類型 標(biāo)題 下載最新的英語版本 日期
* 數(shù)據(jù)表 SNx4LVC74A 具有清零和預(yù)設(shè)功能的雙通道正邊沿觸發(fā)式 D 型觸發(fā)器 數(shù)據(jù)表 (Rev. W) PDF | HTML 英語版 (Rev.W) PDF | HTML 2025年 1月 16日
應(yīng)用手冊 慢速或浮點(diǎn) CMOS 輸入的影響 (Rev. E) PDF | HTML 英語版 (Rev.E) 2025年 3月 26日
應(yīng)用手冊 Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日
選擇指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應(yīng)用手冊 How to Select Little Logic (Rev. A) 2016年 7月 26日
應(yīng)用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
選擇指南 小尺寸邏輯器件指南 (Rev. E) 最新英語版本 (Rev.G) 2012年 7月 16日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應(yīng)用手冊 CMOS 非緩沖反向器在振蕩器電路中的使用 英語版 2006年 3月 23日
應(yīng)用手冊 選擇正確的電平轉(zhuǎn)換解決方案 (Rev. A) 英語版 (Rev.A) 2006年 3月 23日
產(chǎn)品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
應(yīng)用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用戶指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
用戶指南 LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
應(yīng)用手冊 Texas Instruments Little Logic Application Report 2002年 11月 1日
應(yīng)用手冊 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文獻(xiàn)資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
應(yīng)用手冊 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
應(yīng)用手冊 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文獻(xiàn)資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
應(yīng)用手冊 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
應(yīng)用手冊 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
應(yīng)用手冊 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
應(yīng)用手冊 LVC Characterization Information 1996年 12月 1日
應(yīng)用手冊 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
應(yīng)用手冊 Live Insertion 1996年 10月 1日
設(shè)計(jì)指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
應(yīng)用手冊 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設(shè)計(jì)和開發(fā)

如需其他信息或資源,請點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。

評估板

14-24-LOGIC-EVM — 采用 14 引腳至 24 引腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產(chǎn)品通用評估模塊

14-24-LOGIC-EVM 評估模塊 (EVM) 設(shè)計(jì)用于支持采用 14 引腳至 24 引腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯器件。

用戶指南: PDF | HTML
英語版 (Rev.B): PDF | HTML
TI.com 上無現(xiàn)貨
評估板

14-24-NL-LOGIC-EVM — 采用 14 引腳至 24 引腳無引線封裝的邏輯產(chǎn)品通用評估模塊

14-24-EVM 是一款靈活的評估模塊 (EVM),旨在支持具有 14 引腳至 24 引腳 BQA、BQB、RGY、RSV、RJW 或 RHL 封裝的任何邏輯或轉(zhuǎn)換器件。

用戶指南: PDF | HTML
英語版 (Rev.A): PDF | HTML
TI.com 上無現(xiàn)貨
仿真模型

SN74LVC74A IBIS Model (Rev. A)

SCEM059A.ZIP (36 KB) - IBIS Model
仿真模型

SN74LVC74A PSpice Transient Model (Rev. A)

SCAM062A.ZIP (26 KB) - PSpice Model
封裝 引腳 CAD 符號(hào)、封裝和 3D 模型
SOIC (D) 14 Ultra Librarian
SOP (NS) 14 Ultra Librarian
SSOP (DB) 14 Ultra Librarian
TSSOP (PW) 14 Ultra Librarian
VQFN (RGY) 14 Ultra Librarian
WQFN (BQA) 14 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標(biāo)識(shí)
  • 引腳鍍層/焊球材料
  • MSL 等級(jí)/回流焊峰值溫度
  • MTBF/時(shí)基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點(diǎn)
  • 封裝廠地點(diǎn)

支持和培訓(xùn)

視頻