產品詳情

Bits (#) 2 Data rate (max) (Mbps) 420 Topology Push-Pull Direction control (typ) Direction-controlled Vin (min) (V) 1.65 Vin (max) (V) 5.5 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Applications GPIO, I2S, UART Features Output enable, Overvoltage tolerant inputs, Partial power down (Ioff) Prop delay (ns) 3.9 Technology family LVC Supply current (max) (mA) 0.004 Rating Catalog Operating temperature range (°C) -40 to 85
Bits (#) 2 Data rate (max) (Mbps) 420 Topology Push-Pull Direction control (typ) Direction-controlled Vin (min) (V) 1.65 Vin (max) (V) 5.5 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Applications GPIO, I2S, UART Features Output enable, Overvoltage tolerant inputs, Partial power down (Ioff) Prop delay (ns) 3.9 Technology family LVC Supply current (max) (mA) 0.004 Rating Catalog Operating temperature range (°C) -40 to 85
DSBGA (YZP) 8 2.8125 mm2 2.25 x 1.25 SSOP (DCT) 8 11.8 mm2 2.95 x 4 VSSOP (DCU) 8 6.2 mm2 2 x 3.1
  • 完全可配置的雙軌設計,支持各個端口在 1.65V 至 5.5V 的整個電源電壓范圍內運行
  • VCC 隔離特性 – 如果任何一個 VCC 輸入接地 (GND),則兩個端口均處于高阻抗狀態(tài)
  • 以 VCCA 為基準的 DIR 輸入電路
  • 低功耗,ICC 最大值為 4μA
  • 采用德州儀器 (TI) NanoFree? 封裝
  • 電壓為 3.3V 時,輸出驅動為 ±24mA
  • Ioff 支持部分斷電模式運行
  • 最大數據速率:
    • 420Mbps(3.3V 至 5V 轉換)
    • 210Mbps(轉換至 3.3 V)
    • 140Mbps(轉換至 2.5 V)
    • 75Mbps(轉換至 1.8 V)
  • 閂鎖性能超過 100mA,符合 JESD 78 II 類規(guī)范
  • ESD 保護性能超過 JESD 22 規(guī)范要求
    • 4000V 人體放電模式 (A114-A)
    • 200V 機器放電模型 (A115-A)
    • 1000V 帶電器件模型 (C101)
  • 完全可配置的雙軌設計,支持各個端口在 1.65V 至 5.5V 的整個電源電壓范圍內運行
  • VCC 隔離特性 – 如果任何一個 VCC 輸入接地 (GND),則兩個端口均處于高阻抗狀態(tài)
  • 以 VCCA 為基準的 DIR 輸入電路
  • 低功耗,ICC 最大值為 4μA
  • 采用德州儀器 (TI) NanoFree? 封裝
  • 電壓為 3.3V 時,輸出驅動為 ±24mA
  • Ioff 支持部分斷電模式運行
  • 最大數據速率:
    • 420Mbps(3.3V 至 5V 轉換)
    • 210Mbps(轉換至 3.3 V)
    • 140Mbps(轉換至 2.5 V)
    • 75Mbps(轉換至 1.8 V)
  • 閂鎖性能超過 100mA,符合 JESD 78 II 類規(guī)范
  • ESD 保護性能超過 JESD 22 規(guī)范要求
    • 4000V 人體放電模式 (A114-A)
    • 200V 機器放電模型 (A115-A)
    • 1000V 帶電器件模型 (C101)

這款 2 位同相總線收發(fā)器使用兩個獨立的可配置電源軌。A 端口旨在跟蹤 VCCA。VCCA 電源電壓為 1.65V 至 5.5V。B 端口旨在跟蹤 VCCB。VCCB 電源電壓為 1.65V 至 5.5V。因此可在 1.8V、2.5V、3.3V 和 5V 電壓節(jié)點之間進行低電壓雙向轉換。

SN74LVC2T45 旨在實現(xiàn)兩條數據總線間的異步通信。方向控制 (DIR) 輸入的邏輯電平將會激活 B 端口或 A 端口輸出。當 B 端口輸出被激活時,此器件將數據從 A 總線發(fā)送到 B 總線,而當 A 端口輸出被激活時,此器件將數據從 B 總線發(fā)送到 A 總線。A 端口和 B 端口上的輸入電路一直處于激活狀態(tài),并且必須施加一個邏輯高或低電平,從而防止過大的 ICC 和 ICCZ。

SN74LVC2T45 設計為由 VCCA 為 DIR 輸入電路供電。該器件完全適合使用 Ioff 的局部省電應用。Ioff 電路可禁用輸出,以防在器件省電模式時電流回流對器件造成損壞。

VCC 隔離特性可確保任一 VCC 輸入接地時,兩個端口都處于高阻抗狀態(tài)。

這款 2 位同相總線收發(fā)器使用兩個獨立的可配置電源軌。A 端口旨在跟蹤 VCCA。VCCA 電源電壓為 1.65V 至 5.5V。B 端口旨在跟蹤 VCCB。VCCB 電源電壓為 1.65V 至 5.5V。因此可在 1.8V、2.5V、3.3V 和 5V 電壓節(jié)點之間進行低電壓雙向轉換。

SN74LVC2T45 旨在實現(xiàn)兩條數據總線間的異步通信。方向控制 (DIR) 輸入的邏輯電平將會激活 B 端口或 A 端口輸出。當 B 端口輸出被激活時,此器件將數據從 A 總線發(fā)送到 B 總線,而當 A 端口輸出被激活時,此器件將數據從 B 總線發(fā)送到 A 總線。A 端口和 B 端口上的輸入電路一直處于激活狀態(tài),并且必須施加一個邏輯高或低電平,從而防止過大的 ICC 和 ICCZ。

SN74LVC2T45 設計為由 VCCA 為 DIR 輸入電路供電。該器件完全適合使用 Ioff 的局部省電應用。Ioff 電路可禁用輸出,以防在器件省電模式時電流回流對器件造成損壞。

VCC 隔離特性可確保任一 VCC 輸入接地時,兩個端口都處于高阻抗狀態(tài)。

下載 觀看帶字幕的視頻 視頻

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 36
類型 標題 下載最新的英語版本 日期
* 數據表 SN74LVC2T45 具有可配置電壓轉換的 雙位雙電源總線收發(fā)器 數據表 (Rev. N) PDF | HTML 英語版 (Rev.N) PDF | HTML 2024年 8月 7日
應用手冊 慢速或浮點 CMOS 輸入的影響 (Rev. E) PDF | HTML 英語版 (Rev.E) 2025年 3月 26日
應用手冊 原理圖檢查清單 - 使用自動雙向轉換器進行設計的指南 PDF | HTML 英語版 PDF | HTML 2024年 12月 3日
應用手冊 原理圖檢查清單 - 使用固定或方向控制轉換器進行設計的指南 PDF | HTML 英語版 PDF | HTML 2024年 10月 3日
應用手冊 Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) PDF | HTML 2024年 7月 3日
應用手冊 了解 CMOS 輸出緩沖器中的瞬態(tài)驅動強度與直流驅動強度 PDF | HTML 最新英語版本 (Rev.A) PDF | HTML 2024年 5月 15日
EVM 用戶指南 AVCLVCDIRCNTRL-EVM 評估模塊 (Rev. B) PDF | HTML 英語版 (Rev.B) 2021年 8月 17日
選擇指南 Voltage Translation Buying Guide (Rev. A) 2021年 4月 15日
選擇指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 How to Select Little Logic (Rev. A) 2016年 7月 26日
應用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
選擇指南 小尺寸邏輯器件指南 (Rev. E) 最新英語版本 (Rev.G) 2012年 7月 16日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應用手冊 CMOS 非緩沖反向器在振蕩器電路中的使用 英語版 2006年 3月 23日
應用手冊 選擇正確的電平轉換解決方案 (Rev. A) 英語版 (Rev.A) 2006年 3月 23日
產品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用戶指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
用戶指南 LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
應用手冊 Texas Instruments Little Logic Application Report 2002年 11月 1日
應用手冊 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文獻資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
應用手冊 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
應用手冊 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文獻資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
應用手冊 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
應用手冊 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
應用手冊 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
應用手冊 LVC Characterization Information 1996年 12月 1日
應用手冊 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
應用手冊 Live Insertion 1996年 10月 1日
設計指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
應用手冊 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計和開發(fā)

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

5-8-LOGIC-EVM — 支持 5 至 8 引腳 DCK、DCT、DCU、DRL 和 DBV 封裝的通用邏輯評估模塊

靈活的 EVM 設計用于支持具有 5 至 8 引腳數且采用 DCK、DCT、DCU、DRL 或 DBV 封裝的任何器件。
用戶指南: PDF
TI.com 上無現(xiàn)貨
評估板

AVCLVCDIRCNTRL-EVM — 通用 EVM,適用于支持 AVC 和 LVC 的方向控制雙向轉換器件

通用 EVM 設計用于支持單通道、雙通道、四通道和八通道 LVC 和 AVC 方向控制轉換器件。它還能在相同的通道數量下支持總線保持和汽車 Q1 器件。AVC 是具有 12mA 較低驅動強度的低電壓轉換器件。LVC 是 1.65V 至 5.5V 的較高電壓轉換器件,具有 32mA 的較高驅動強度。

用戶指南: PDF | HTML
英語版 (Rev.B): PDF | HTML
TI.com 上無現(xiàn)貨
仿真模型

SN74LVC2T45 IBIS Model (Rev. A)

SCEM409A.ZIP (95 KB) - IBIS Model
參考設計

TIDM-ULTRASONIC-WATER-FLOW-MEASUREMENT — 超聲波水流測量參考設計

超聲波水流測量系統(tǒng)非常適用于在低至 1.4 gpm 的寬流量范圍中進行高精度的測量。該設計基于帶分離的模擬組件的單個 MCU。它使用了一種獨特的專有算法,該算法能改善很多種操作條件下的流量測量的穩(wěn)健性和性能。該設計完全兼容用于無線 AMI 網絡的 TI RF 插入式評估模塊。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-010026 — 適用于 EnDat2.2 絕對編碼器的穩(wěn)健接口參考設計

此參考設計展示了 EnDat 2.2 編碼器的穩(wěn)健接口。這展示出 EMC 抗擾性,尤其是逆變器開關噪聲等快速瞬變抗擾性。編碼器電源電壓可配置,并集成了短路保護,以防止由于電纜短路或誤接線而造成的損壞,以及診斷反饋以檢測故障。此邏輯接口支持從 3.3V 低至 1.8V 的 I/O。此設計與 TI LaunchPad? 開發(fā)套件兼容,便于使用 C2000? MCU 輕松評估 EnDat2.2。此設計已通過多個 EnDat 2.2 編碼器長達 100m 的電纜進行測試。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-01630 — 適用于 Tamagawa 編碼器的高 EMC 抗擾度 RS485 接口參考設計

EMC 抗擾度(尤其是逆變器開關噪聲抗擾度)對于工業(yè)驅動器中的位置編碼器反饋系統(tǒng)而言非常重要。該設計展示了一種高 EMC 抗擾度 RS485 收發(fā)器解決方案,可用于驅動器和編碼器(如 Tamagawa?、EnDat 2.2、BiSS? 等)。該設計支持 5V 的寬輸入電壓。可通過具有 3.3V 邏輯 I/O 信號和 3.3V 電源的連接器與主機處理器直接連接,從而運行主協(xié)議并為處理器供電。為了滿足所選編碼器的電源范圍,該設計為編碼器提供一個與輸入電壓相等的輸出電壓。該設計的電源可根據所選編碼器的電壓范圍提供過壓和短路保護,以防電纜短路期間造成損壞。該設計已針對 Tamagawa (...)
設計指南: PDF
原理圖: PDF
參考設計

TIDA-01401 — 用于絕對編碼器的高 EMC 抗擾度 RS-485 接口參考設計

此高 EMC 抗擾性參考設計演示了一種 RS-485 收發(fā)器,該收發(fā)器既可用在驅動器上,也可用在一些編碼器中,如:EnDat 2.2、BiSS?、Tamagawa? 等。EMC 抗擾度(尤其是逆變器開關噪聲抗擾度)對于工業(yè)驅動器中的位置編碼器反饋系統(tǒng)非常重要。此設計支持 5V 至 15V(標稱值為 12V)寬輸入電壓范圍(用作到編碼器的輸出電壓),可滿足編碼器的寬電源范圍要求。此設計的電源可根據所選編碼器的電壓范圍提供過壓和短路保護,以防電纜短路期間造成損壞。此設計具有 BoosterPack? 插件模塊外形,其連接器與 TI LaunchPad? 開發(fā)套件兼容,可利用 C2000?MCU (...)
設計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
DSBGA (YZP) 8 Ultra Librarian
SSOP (DCT) 8 Ultra Librarian
VSSOP (DCU) 8 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻