產品詳情

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 2 IOL (max) (mA) 32 Supply current (max) (μA) 10 IOH (max) (mA) -32 Input type Schmitt-Trigger Output type Push-Pull Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 2 IOL (max) (mA) 32 Supply current (max) (μA) 10 IOH (max) (mA) -32 Input type Schmitt-Trigger Output type Push-Pull Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
DSBGA (YZP) 6 2.1875 mm2 1.75 x 1.25 SOT-23 (DBV) 6 8.12 mm2 2.9 x 2.8 SOT-SC70 (DCK) 6 4.2 mm2 2 x 2.1 USON (DRY) 6 1.45 mm2 1.45 x 1 X2SON (DSF) 6 1 mm2 1 x 1
  • Schmitt-Trigger inputs provide hysteresis
  • Available in the Texas Instruments NanoFree? Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Max tpd of 5.4 ns at 3.3 V
  • Low Power Consumption, 10-μA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Typical VOLP (Output Ground Bounce)
    < 0.8 V at VCC = 3.3 V, TA = 25°C
  • Typical VOHV (Output VOH Undershoot)
    > 2 V at VCC = 3.3 V, TA = 25°C
  • Ioff Supports Live Insertion, Partial-Power-Down Mode
    Operation and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per JESD 78,
    Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model
    • 1000-V Charged-Device Model
  • Schmitt-Trigger inputs provide hysteresis
  • Available in the Texas Instruments NanoFree? Package
  • Supports 5-V VCC Operation
  • Inputs Accept Voltages to 5.5 V
  • Max tpd of 5.4 ns at 3.3 V
  • Low Power Consumption, 10-μA Max ICC
  • ±24-mA Output Drive at 3.3 V
  • Typical VOLP (Output Ground Bounce)
    < 0.8 V at VCC = 3.3 V, TA = 25°C
  • Typical VOHV (Output VOH Undershoot)
    > 2 V at VCC = 3.3 V, TA = 25°C
  • Ioff Supports Live Insertion, Partial-Power-Down Mode
    Operation and Back-Drive Protection
  • Latch-Up Performance Exceeds 100 mA Per JESD 78,
    Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model
    • 1000-V Charged-Device Model

This dual Schmitt-Trigger buffer is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC2G17 device contains two buffers and performs the Boolean function Y = A. The device functions as two independent buffers, but because of Schmitt action, it may have different input threshold levels for positive-going (VT+) and negative-going (VT–) signals.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

This dual Schmitt-Trigger buffer is designed for 1.65-V to 5.5-V VCC operation.

The SN74LVC2G17 device contains two buffers and performs the Boolean function Y = A. The device functions as two independent buffers, but because of Schmitt action, it may have different input threshold levels for positive-going (VT+) and negative-going (VT–) signals.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產品

open-in-new 比較替代產品
功能與比較器件相同,且具有相同引腳
SN74AUP2G07 正在供貨 具有漏極開路輸出的 2 通道、0.8V 至 3.6V 低功耗緩沖器 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)
SN74AUP2G17 正在供貨 具有施密特觸發輸入的 2 通道、0.8V 至 3.6V 低功耗緩沖器 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 31
類型 標題 下載最新的英語版本 日期
* 數據表 SN74LVC2G17 Dual Schmitt-Trigger Buffer 數據表 (Rev. N) PDF | HTML 2015年 1月 25日
應用簡報 了解施密特觸發器 (Rev. B) PDF | HTML 英語版 (Rev.B) PDF | HTML 2025年 5月 5日
應用手冊 慢速或浮點 CMOS 輸入的影響 (Rev. E) PDF | HTML 英語版 (Rev.E) 2025年 3月 26日
選擇指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 How to Select Little Logic (Rev. A) 2016年 7月 26日
應用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
選擇指南 小尺寸邏輯器件指南 (Rev. E) 最新英語版本 (Rev.G) 2012年 7月 16日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應用手冊 CMOS 非緩沖反向器在振蕩器電路中的使用 英語版 2006年 3月 23日
應用手冊 選擇正確的電平轉換解決方案 (Rev. A) 英語版 (Rev.A) 2006年 3月 23日
產品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用戶指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
用戶指南 LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
應用手冊 Texas Instruments Little Logic Application Report 2002年 11月 1日
應用手冊 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文獻資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
應用手冊 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
應用手冊 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文獻資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
應用手冊 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
應用手冊 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
應用手冊 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
應用手冊 LVC Characterization Information 1996年 12月 1日
應用手冊 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
應用手冊 Live Insertion 1996年 10月 1日
設計指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
應用手冊 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

5-8-LOGIC-EVM — 支持 5 至 8 引腳 DCK、DCT、DCU、DRL 和 DBV 封裝的通用邏輯評估模塊

靈活的 EVM 設計用于支持具有 5 至 8 引腳數且采用 DCK、DCT、DCU、DRL 或 DBV 封裝的任何器件。
用戶指南: PDF
TI.com 上無現貨
仿真模型

SN74LVC2G17 Behavioral SPICE Model

SCEM615.ZIP (7 KB) - PSpice Model
仿真模型

SN74LVC2G17 IBIS Model (Rev. D)

SCEM253D.ZIP (43 KB) - IBIS Model
參考設計

TIDM-SOLAR-DCDC — 具有最大功率點跟蹤 (MPPT) 功能的 C2000? MCU 太陽能直流/直流轉換器參考設計

此設計是具有最大功率點跟蹤 (MPPT) 的數控光伏直流/直流轉換器,用于中央或串式光伏逆變器。該設計可用作 TIDM-SOLAR-ONEPHINV 的前端 MPPT 直流/直流轉換器,即并網單相直流/交流逆變器。它們一起構成了一個基于 C2000 的光伏逆變器參考設計,適用于中央式或串式逆變器應用。該太陽能 MPPT 直流/直流轉換器包含兩個功率級,一個用于 MPPT 的兩相交錯升壓轉換器以及一個隔離諧振 LLC 轉換器。在執行 MPPT 算法時,C2000 TMS320F280049C 微控制器 (MCU) 用于對直流/直流轉換器控制環路進行全面數字控制。
原理圖: PDF
參考設計

TIDA-01634 — 適用于高速直流/直流轉換器的多兆赫 GaN 功率級參考設計

此參考設計基于 LMG1210 半橋 GaN 驅動器和 GaN 功率的高電子遷移率晶體管 (HEMT),實現了一種多兆赫功率級設計。憑借高效的開關和靈活的死區時間調節,該設計可以顯著提高功率密度,同時實現良好的效率和較寬的控制帶寬。此功率級設計可廣泛應用于眾多需要快速響應的空間受限型應用,例如 5G 電信電源、服務器和工業電源。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-00403 — 采用 TLV320AIC3268 miniDSP 編解碼器的超聲波測距參考設計

TIDA-00403 參考設計使用針對超聲測距解決方案的現成的 EVM,該解決方案使用 TLV320AIC3268 miniDSP 內的算法。通過將該設計與 TI 的 PurePath Studio 設計套件結合使用,只需點擊鼠標即可設計出一個用戶可配置的穩健的超聲測距系統。用戶可以修改超聲波脈沖生成特性以及檢測算法以適合工業和測量應用中的特定使用情況,從而讓用戶能解決其他固定功能傳感器的限制,同時增加測量的可靠性。TLV320AIC3268 上的兩個 GPIO 被自動觸發,表明已發出并接收到超聲波脈沖。通過利用主機 MCU 監測這些 GPIO 可以提取出飛行時間。
設計指南: PDF
原理圖: PDF
參考設計

TIDM-RM46XDRV8301KIT — 采用高性能微控制器的三相 BLDC/PMSM 電機驅動器參考設計

此參考設計展示了電機控制評估套件,用于運轉三相無刷直流和無刷交流 (BLAC) 電機(通常稱為永磁同步 (PMSM) 電機),并以無傳感器磁場定向/矢量控制 (FOC) 為例。此設計利用了 DRV8301 柵極驅動器 IC 以及 TPS65381 電源管理 IC (PMIC)。此參考設計可用作高性能、高能效且具有成本效益的平臺,以加速 PMSM 控制算法的開發。
設計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
DSBGA (YZP) 6 Ultra Librarian
SOT-23 (DBV) 6 Ultra Librarian
SOT-SC70 (DCK) 6 Ultra Librarian
USON (DRY) 6 Ultra Librarian
X2SON (DSF) 6 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻