產品詳情

Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 IOL (max) (mA) 24 Supply current (max) (μA) 10 IOH (max) (mA) -24 Input type Schmitt-Trigger Output type Push-Pull Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
Technology family LVC Supply voltage (min) (V) 1.65 Supply voltage (max) (V) 5.5 Number of channels 1 IOL (max) (mA) 24 Supply current (max) (μA) 10 IOH (max) (mA) -24 Input type Schmitt-Trigger Output type Push-Pull Features Balanced outputs, Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
DSBGA (YZP) 5 2.1875 mm2 1.75 x 1.25 DSBGA (YZV) 4 1.5625 mm2 1.25 x 1.25 SOT-23 (DBV) 5 8.12 mm2 2.9 x 2.8 SOT-5X3 (DRL) 5 2.56 mm2 1.6 x 1.6 SOT-SC70 (DCK) 5 4.2 mm2 2 x 2.1 USON (DRY) 6 1.45 mm2 1.45 x 1 X2SON (DPW) 5 0.64 mm2 0.8 x 0.8 X2SON (DSF) 6 1 mm2 1 x 1
  • 采用具有 0.5mm 間距的超小型 0.64mm2 封裝 (DPW)
  • 支持 5V VCC 運行
  • 輸入電壓高達 5.5V
  • 3.3V 時 tpd 最大值為 4.6ns
  • 低功耗,ICC 最大值為 10μA
  • 3.3V 時,輸出驅動為 ±24mA
  • Ioff 支持帶電插入、局部關斷模式和后驅動保護
  • 閂鎖性能超過 100mA,符合 JESD 78 II 類規范的要求
  • ESD 保護性能超過 JESD 22 規范要求
    • 2000V 人體放電模型 (A114A)
    • 200V 機器放電模型 (A115A)
    • 1000V 充電器件模型 (C101)
  • 采用具有 0.5mm 間距的超小型 0.64mm2 封裝 (DPW)
  • 支持 5V VCC 運行
  • 輸入電壓高達 5.5V
  • 3.3V 時 tpd 最大值為 4.6ns
  • 低功耗,ICC 最大值為 10μA
  • 3.3V 時,輸出驅動為 ±24mA
  • Ioff 支持帶電插入、局部關斷模式和后驅動保護
  • 閂鎖性能超過 100mA,符合 JESD 78 II 類規范的要求
  • ESD 保護性能超過 JESD 22 規范要求
    • 2000V 人體放電模型 (A114A)
    • 200V 機器放電模型 (A115A)
    • 1000V 充電器件模型 (C101)

該單路施密特觸發緩沖器設計在 1.65V 至 5.5V VCC 下運行。

SN74LVC1G17 器件包含一個緩沖器,并執行布爾函數 Y = A。

CMOS 器件具有高輸出驅動,同時在寬 VCC 工作范圍內保持低靜態功率耗散。

SN74LVC1G17 器件采用多種封裝,包括封裝尺寸為 0.8mm × 0.8mm 的超小型 DPW 封裝。

該單路施密特觸發緩沖器設計在 1.65V 至 5.5V VCC 下運行。

SN74LVC1G17 器件包含一個緩沖器,并執行布爾函數 Y = A。

CMOS 器件具有高輸出驅動,同時在寬 VCC 工作范圍內保持低靜態功率耗散。

SN74LVC1G17 器件采用多種封裝,包括封裝尺寸為 0.8mm × 0.8mm 的超小型 DPW 封裝。

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產品

open-in-new 比較替代產品
功能優于所比較器件的普遍直接替代產品
SN74LVC1G17-Q1 正在供貨 具有施密特觸發輸入的汽車類單路 1.65V 至 6.5V 緩沖器 Voltage range 1.65V to 5.5V, average propagation delay 5.5ns, average drive strength 24mA
功能與比較器件相同,且具有相同引腳
SN74AUP1G07 正在供貨 具有漏極開路輸出的單路 0.8V 至 3.6V 低功耗緩沖器 Smaller voltage range (0.8V to 3.6V), longer average propagation delay (8ns), lower average drive strength (4mA)

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 35
類型 標題 下載最新的英語版本 日期
* 數據表 SN74LVC1G17 單路施密特觸發緩沖器 數據表 (Rev. Y) PDF | HTML 英語版 (Rev.Y) PDF | HTML 2025年 11月 13日
應用簡報 了解施密特觸發器 (Rev. B) PDF | HTML 英語版 (Rev.B) PDF | HTML 2025年 5月 5日
應用手冊 慢速或浮點 CMOS 輸入的影響 (Rev. E) PDF | HTML 英語版 (Rev.E) 2025年 3月 26日
產品概述 生成上電復位脈沖 PDF | HTML 英語版 PDF | HTML 2023年 6月 15日
應用簡報 對開關進行去抖 PDF | HTML 英語版 PDF | HTML 2022年 5月 19日
應用簡報 Generate a Clock Signal from a Crystal Oscillator PDF | HTML 2020年 10月 8日
選擇指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
應用手冊 Designing and Manufacturing with TI's X2SON Packages 2017年 8月 23日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 How to Select Little Logic (Rev. A) 2016年 7月 26日
應用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
選擇指南 小尺寸邏輯器件指南 (Rev. E) 最新英語版本 (Rev.G) 2012年 7月 16日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應用手冊 CMOS 非緩沖反向器在振蕩器電路中的使用 英語版 2006年 3月 23日
應用手冊 選擇正確的電平轉換解決方案 (Rev. A) 英語版 (Rev.A) 2006年 3月 23日
產品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用戶指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
用戶指南 LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
應用手冊 Texas Instruments Little Logic Application Report 2002年 11月 1日
應用手冊 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文獻資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
應用手冊 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
應用手冊 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文獻資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
應用手冊 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
應用手冊 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
應用手冊 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
應用手冊 LVC Characterization Information 1996年 12月 1日
應用手冊 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
應用手冊 Live Insertion 1996年 10月 1日
設計指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
應用手冊 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

5-8-LOGIC-EVM — 支持 5 至 8 引腳 DCK、DCT、DCU、DRL 和 DBV 封裝的通用邏輯評估模塊

靈活的 EVM 設計用于支持具有 5 至 8 引腳數且采用 DCK、DCT、DCU、DRL 或 DBV 封裝的任何器件。
用戶指南: PDF
TI.com 上無現貨
仿真模型

HSPICE Model for SN74LVC1G17

SCEJ260.ZIP (88 KB) - HSpice Model
仿真模型

SN74LVC1G17 Behavioral SPICE Model

SCEM635.ZIP (7 KB) - PSpice Model
仿真模型

SN74LVC1G17 IBIS Model (Rev. C)

SCEM299C.ZIP (45 KB) - IBIS Model

許多 TI 參考設計都包括 SN74LVC1G17

通過我們的參考設計選擇工具來審查并確定最適用于您應用和參數的設計。

封裝 引腳 CAD 符號、封裝和 3D 模型
DSBGA (YZP) 5 Ultra Librarian
DSBGA (YZV) 4 Ultra Librarian
SOT-23 (DBV) 5 Ultra Librarian
SOT-5X3 (DRL) 5 Ultra Librarian
SOT-SC70 (DCK) 5 Ultra Librarian
USON (DRY) 6 Ultra Librarian
X2SON (DPW) 5 Ultra Librarian
X2SON (DSF) 6 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻