產品詳情

Bits (#) 4 Data rate (max) (Mbps) 380 Topology Push-Pull Vin (min) (V) 1.2 Vin (max) (V) 3.6 Vout (min) (V) 1.2 Vout (max) (V) 3.6 Applications GPIO, I2S, JTAG, PCM, SPI, UART Features Bus-hold, Partial power down (Ioff) Technology family AVC Supply current (max) (mA) 0.016 Rating Automotive Operating temperature range (°C) -40 to 125
Bits (#) 4 Data rate (max) (Mbps) 380 Topology Push-Pull Vin (min) (V) 1.2 Vin (max) (V) 3.6 Vout (min) (V) 1.2 Vout (max) (V) 3.6 Applications GPIO, I2S, JTAG, PCM, SPI, UART Features Bus-hold, Partial power down (Ioff) Technology family AVC Supply current (max) (mA) 0.016 Rating Automotive Operating temperature range (°C) -40 to 125
TSSOP (PW) 16 32 mm2 5 x 6.4
  • 控制輸入 VIH/VIL 電平以 VCCA 電壓為基準
  • 完全可配置的雙軌設計,支持各個端口在 1.08V 至 3.6V 的整個電源電壓范圍內運行
  • Ioff 支持局部斷電模式運行
  • 總線保持數據輸入消除了對外部上拉或下拉電阻器的需求
  • 支持數據速率高達:
    • 500Mbps(1.08V 至 3.6V 范圍)
  • 閂鎖性能超過 100mA,符合 JESD 78 II 類規范
  • ESD 保護性能超過 JESD 22 規范要求:
    • 8000V 人體放電模型 (A114-A)
    • 200V 機器放電模型 (A115-A)
    • 1000V 帶電器件模型 (C101)
  • 控制輸入 VIH/VIL 電平以 VCCA 電壓為基準
  • 完全可配置的雙軌設計,支持各個端口在 1.08V 至 3.6V 的整個電源電壓范圍內運行
  • Ioff 支持局部斷電模式運行
  • 總線保持數據輸入消除了對外部上拉或下拉電阻器的需求
  • 支持數據速率高達:
    • 500Mbps(1.08V 至 3.6V 范圍)
  • 閂鎖性能超過 100mA,符合 JESD 78 II 類規范
  • ESD 保護性能超過 JESD 22 規范要求:
    • 8000V 人體放電模型 (A114-A)
    • 200V 機器放電模型 (A115-A)
    • 1000V 帶電器件模型 (C101)

這款 4 位同相總線收發器使用兩個獨立的可配置電源軌。A 端口旨在跟蹤 VCCA。VCCA 可接受 1.08V 至 3.6V 的任何電源電壓。B 端口旨在用于跟蹤 VCCB。VCCB 可接受 1.08V 至 3.6V 的任何電源電壓。SN74AVCH4T245-Q1 經過優化,可在 VCCA/VCCB 設置為 1.08V 至 3.6V 的范圍內正常運行。該器件可在 VCCA/VCCB 低至 1.08V 的情況下正常運行,因此可在 1.2V、1.5V、1.8V、2.5V 和 3.3V 電壓節點之間進行通用的低電壓雙向轉換。

SN74AVCH4T245-Q1 旨在實現兩條數據總線間的異步通信。方向控制 (DIR) 輸入和輸出使能 (OE) 輸入的邏輯電平會激活 B 端口或 A 端口輸出,或者將這兩個輸出端口置于高阻抗模式。當 B 端口輸出被激活時,此器件將數據從 A 總線發送到 B 總線,而當 A 端口輸出被激活時,此器件將數據從 B 總線發送到 A 總線。A 端口和 B 端口上的輸入電路一直處于激活狀態并且必須施加一個邏輯高或低電平,從而防止過大的 ICC 和 ICCZ。

SN74AVCH4T245-Q1 器件的控制引腳(1DIR、2DIR、1OE 和 2OE)由 VCCA 供電。

該器件專用于使用 Ioff 的局部斷電應用。Ioff 電路可禁用輸出,以防在器件斷電時電流回流對器件造成損壞。

VCC 隔離特性可確保任一 VCC 輸入接地時,兩個端口都處于高阻抗狀態。上電側的總線保持電路始終保持有效狀態。

有源總線保持電路會將未使用或未驅動的數據輸入保持在有效邏輯狀態。不建議在總線保持電路上使用上拉或下拉電阻器。上電側的總線保持電路始終保持有效狀態。

為了確保器件在上電或斷電期間為高阻抗狀態,必須通過一個上拉電阻器將OE引腳連接至 VCC;驅動器的電流灌入能力決定該電阻器的最小阻值。

這款 4 位同相總線收發器使用兩個獨立的可配置電源軌。A 端口旨在跟蹤 VCCA。VCCA 可接受 1.08V 至 3.6V 的任何電源電壓。B 端口旨在用于跟蹤 VCCB。VCCB 可接受 1.08V 至 3.6V 的任何電源電壓。SN74AVCH4T245-Q1 經過優化,可在 VCCA/VCCB 設置為 1.08V 至 3.6V 的范圍內正常運行。該器件可在 VCCA/VCCB 低至 1.08V 的情況下正常運行,因此可在 1.2V、1.5V、1.8V、2.5V 和 3.3V 電壓節點之間進行通用的低電壓雙向轉換。

SN74AVCH4T245-Q1 旨在實現兩條數據總線間的異步通信。方向控制 (DIR) 輸入和輸出使能 (OE) 輸入的邏輯電平會激活 B 端口或 A 端口輸出,或者將這兩個輸出端口置于高阻抗模式。當 B 端口輸出被激活時,此器件將數據從 A 總線發送到 B 總線,而當 A 端口輸出被激活時,此器件將數據從 B 總線發送到 A 總線。A 端口和 B 端口上的輸入電路一直處于激活狀態并且必須施加一個邏輯高或低電平,從而防止過大的 ICC 和 ICCZ。

SN74AVCH4T245-Q1 器件的控制引腳(1DIR、2DIR、1OE 和 2OE)由 VCCA 供電。

該器件專用于使用 Ioff 的局部斷電應用。Ioff 電路可禁用輸出,以防在器件斷電時電流回流對器件造成損壞。

VCC 隔離特性可確保任一 VCC 輸入接地時,兩個端口都處于高阻抗狀態。上電側的總線保持電路始終保持有效狀態。

有源總線保持電路會將未使用或未驅動的數據輸入保持在有效邏輯狀態。不建議在總線保持電路上使用上拉或下拉電阻器。上電側的總線保持電路始終保持有效狀態。

為了確保器件在上電或斷電期間為高阻抗狀態,必須通過一個上拉電阻器將OE引腳連接至 VCC;驅動器的電流灌入能力決定該電阻器的最小阻值。

下載 觀看帶字幕的視頻 視頻

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 19
類型 標題 下載最新的英語版本 日期
* 數據表 SN74AVCH4T245-Q1 具有可配置電平轉換、電壓轉換和三態輸出的 汽車類 4 位雙電源總線收發器 數據表 PDF | HTML 英語版 PDF | HTML 2024年 2月 15日
應用手冊 原理圖檢查清單 - 使用自動雙向轉換器進行設計的指南 PDF | HTML 英語版 PDF | HTML 2024年 12月 3日
應用手冊 原理圖檢查清單 - 使用固定或方向控制轉換器進行設計的指南 PDF | HTML 英語版 PDF | HTML 2024年 10月 3日
應用手冊 Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) PDF | HTML 2024年 7月 3日
應用手冊 了解 CMOS 輸出緩沖器中的瞬態驅動強度與直流驅動強度 PDF | HTML 最新英語版本 (Rev.A) PDF | HTML 2024年 5月 15日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
應用手冊 Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015年 4月 30日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應用手冊 選擇正確的電平轉換解決方案 (Rev. A) 英語版 (Rev.A) 2006年 3月 23日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
更多文獻資料 LCD Module Interface Application Clip 2003年 5月 9日
用戶指南 AVC Advanced Very-Low-Voltage CMOS Logic Data Book, March 2000 (Rev. C) 2002年 8月 20日
更多文獻資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
應用手冊 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
應用手冊 Dynamic Output Control (DOC) Circuitry Technology And Applications (Rev. B) 1999年 7月 7日
應用手冊 AVC Logic Family Technology and Applications (Rev. A) 1998年 8月 26日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

14-24-LOGIC-EVM — 采用 14 引腳至 24 引腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產品通用評估模塊

14-24-LOGIC-EVM 評估模塊 (EVM) 設計用于支持采用 14 引腳至 24 引腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯器件。

用戶指南: PDF | HTML
英語版 (Rev.B): PDF | HTML
TI.com 上無現貨
評估板

14-24-NL-LOGIC-EVM — 采用 14 引腳至 24 引腳無引線封裝的邏輯產品通用評估模塊

14-24-EVM 是一款靈活的評估模塊 (EVM),旨在支持具有 14 引腳至 24 引腳 BQA、BQB、RGY、RSV、RJW 或 RHL 封裝的任何邏輯或轉換器件。

用戶指南: PDF | HTML
英語版 (Rev.A): PDF | HTML
TI.com 上無現貨
評估板

AVCLVCDIRCNTRL-EVM — 通用 EVM,適用于支持 AVC 和 LVC 的方向控制雙向轉換器件

通用 EVM 設計用于支持單通道、雙通道、四通道和八通道 LVC 和 AVC 方向控制轉換器件。它還能在相同的通道數量下支持總線保持和汽車 Q1 器件。AVC 是具有 12mA 較低驅動強度的低電壓轉換器件。LVC 是 1.65V 至 5.5V 的較高電壓轉換器件,具有 32mA 的較高驅動強度。

用戶指南: PDF | HTML
英語版 (Rev.B): PDF | HTML
TI.com 上無現貨
封裝 引腳 CAD 符號、封裝和 3D 模型
TSSOP (PW) 16 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻