SN74AUP2G08

正在供貨

2 通道、2 輸入、0.8V 至 3.6V 低功耗 (< 1uA) 與門

產(chǎn)品詳情

Technology family AUP Supply voltage (min) (V) 0.8 Supply voltage (max) (V) 3.6 Number of channels 2 Inputs per channel 2 IOL (max) (mA) 4 IOH (max) (mA) -4 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
Technology family AUP Supply voltage (min) (V) 0.8 Supply voltage (max) (V) 3.6 Number of channels 2 Inputs per channel 2 IOL (max) (mA) 4 IOH (max) (mA) -4 Input type Standard CMOS Output type Push-Pull Features Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Data rate (max) (Mbps) 100 Rating Catalog Operating temperature range (°C) -40 to 125
DSBGA (YFP) 8 1.8 mm2 1 x 1.8 DSBGA (YZP) 8 2.8125 mm2 2.25 x 1.25 UQFN (RSE) 8 2.25 mm2 1.5 x 1.5 VSSOP (DCU) 8 6.2 mm2 2 x 3.1 X2SON (DQE) 8 1.4 mm2 1.4 x 1
  • 寬工作 VCC 范圍為 0.8V 至 3.6V
  • 低靜態(tài)功耗(ICC = 0.9μA,最大值)
  • 低動態(tài)功耗(Cpd = 4.3pF,3.3V 時的典型值)
  • 低噪聲 – 過沖和下沖< VCC 的 10%
  • Ioff 支持局部關斷模式運行
  • 施密特觸發(fā)器的運行可實現(xiàn)低輸入轉換以及輸入上更好的開關噪聲抗擾度(Vhys = 250mV,這是 3.3V 時的典型值)
  • 3.6V 耐壓 I/O 支持混合模式的信號操作
  • 3.3V 時,tpd = 5.9ns(最大值)
  • 閂鎖性能超過 100mA,符合 JESD 78 II 類規(guī)范的要求
  • 寬工作 VCC 范圍為 0.8V 至 3.6V
  • 低靜態(tài)功耗(ICC = 0.9μA,最大值)
  • 低動態(tài)功耗(Cpd = 4.3pF,3.3V 時的典型值)
  • 低噪聲 – 過沖和下沖< VCC 的 10%
  • Ioff 支持局部關斷模式運行
  • 施密特觸發(fā)器的運行可實現(xiàn)低輸入轉換以及輸入上更好的開關噪聲抗擾度(Vhys = 250mV,這是 3.3V 時的典型值)
  • 3.6V 耐壓 I/O 支持混合模式的信號操作
  • 3.3V 時,tpd = 5.9ns(最大值)
  • 閂鎖性能超過 100mA,符合 JESD 78 II 類規(guī)范的要求

此雙路雙輸入正與門可在 0.8V 至 3.6V VCC 下運行并以正邏輯執(zhí)行布爾函數(shù) Y = A ● B。

該器件專用于使用 Ioff 的局部斷電應用。VCC = 0V 時,Ioff 電路可禁用輸出,以防在器件斷電時電流回流對器件造成損壞。

此雙路雙輸入正與門可在 0.8V 至 3.6V VCC 下運行并以正邏輯執(zhí)行布爾函數(shù) Y = A ● B。

該器件專用于使用 Ioff 的局部斷電應用。VCC = 0V 時,Ioff 電路可禁用輸出,以防在器件斷電時電流回流對器件造成損壞。

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產(chǎn)品

功能與比較器件相同,且具有相同引腳
SN74LVC2G08 正在供貨 2 通道、2 輸入、1.65V 至 5.5V、32mA 驅動強度與門 Larger voltage range (1.65V to 5.5V), higher drive average drive strength (24mA)

技術文檔

star =有關此產(chǎn)品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 9
類型 標題 下載最新的英語版本 日期
* 數(shù)據(jù)表 SN74AUP2G08 低功耗雙路雙輸入正與門 數(shù)據(jù)表 (Rev. F) PDF | HTML 英語版 (Rev.F) PDF | HTML 2025年 7月 25日
應用簡報 了解施密特觸發(fā)器 (Rev. B) PDF | HTML 英語版 (Rev.B) PDF | HTML 2025年 5月 5日
選擇指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 How to Select Little Logic (Rev. A) 2016年 7月 26日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
選擇指南 小尺寸邏輯器件指南 (Rev. E) 最新英語版本 (Rev.G) 2012年 7月 16日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計和開發(fā)

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

5-8-LOGIC-EVM — 支持 5 至 8 引腳 DCK、DCT、DCU、DRL 和 DBV 封裝的通用邏輯評估模塊

靈活的 EVM 設計用于支持具有 5 至 8 引腳數(shù)且采用 DCK、DCT、DCU、DRL 或 DBV 封裝的任何器件。
用戶指南: PDF
TI.com 上無現(xiàn)貨
仿真模型

SN74AUP2G08 Behavioral SPICE Model

SCEM678.ZIP (7 KB) - PSpice Model

許多 TI 參考設計都包括 SN74AUP2G08

通過我們的參考設計選擇工具來審查并確定最適用于您應用和參數(shù)的設計。

封裝 引腳 CAD 符號、封裝和 3D 模型
DSBGA (YFP) 8 Ultra Librarian
DSBGA (YZP) 8 Ultra Librarian
UQFN (RSE) 8 Ultra Librarian
VSSOP (DCU) 8 Ultra Librarian
X2SON (DQE) 8 Ultra Librarian

訂購和質(zhì)量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻