SN74AUP1T50
- 單電源電壓轉換器
- 輸出電平高達電源 VCCCMOS 電平
- 1.8V 至 3.3V(VCC=3.3V 時)
- 2.5V 至 3.3V(VCC=3.3V 時)
- 1.8V 至 2.5V(VCC=2.5V 時)
- 3.3V 至 2.5V(VCC=2.5V 時)
- 施密特觸發器輸入抑制輸入噪聲并提供更佳的輸出信號完整性
- I關閉支持部分斷電 (VCC=0)
- 極低靜態功耗:
0.1μA - 極低動態功耗:
0.9μA - 鎖斷性能超過 100mA(符合 JESD 78,II 類規范的要求)
- 提供無鉛封裝:SC-70 (DCK)
2mm x 2.1mm x 0.65mm(高度 1.1mm) - 更多柵極選項請見www.ti.com/littlelogic
- 靜電放電 (ESD) 性能測試符合 JESD 22 標準
- 2000V 人體模型
(A114-B,II 類) - 1000V 充電器件模型 (C101)
- 2000V 人體模型
SN74AUP1T50 執行布爾函數 Y=A,此函數指定用于邏輯電平轉換應用,此類應用的輸出以電源 VCC為基準。
AUP 技術是行業最低功耗邏輯技術,此技術設計用于擴展運行中的電池壽命。 所有接受 1.8V LVCMOS 信號的輸入電平,同時由一個單 3.3V 或 2.5V VCC電源供電運行。 該產品還可以保持出色的信號完整性(請見和)。
2.3V 至 3.6V 的寬 VCC范圍有可能實現開關輸出電平連接至外部控制器或處理器。
施密特觸發器輸入(正負輸入轉換之間的 ΔVT=210mV)改進了開關轉換期間的抗擾度,這對于模擬混合模式設計十分有用。 施密特觸發器輸入抑制輸入噪聲、確保輸出信號的完整性并可實現慢輸入信號轉換。
I關閉特性可實現省電條件 (VCC=0V) ,這在便攜式和移動應用中十分重要。 當 VCC=0V 時,介于 0V 至 3.6V 范圍內的信號可被施加到器件的輸入和輸出上。 在這些條件下,不會對器件造成損壞。
SN74AUP1T50 被設計成具有優化的 4mA 電流驅動能力以減少由高驅動輸出導致的線路反射、過沖和下沖。
技術文檔
未找到結果。請清除搜索并重試。
查看全部 6 | 類型 | 標題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數據表 | 低功耗,1.8/2.5/3.3V 輸入,3.3V CMOS 輸出,單路施密特觸發器反向器柵極 數據表 (Rev. A) | 英語版 (Rev.A) | PDF | HTML | 2013年 6月 19日 | |
| 應用手冊 | 原理圖檢查清單 - 使用自動雙向轉換器進行設計的指南 | PDF | HTML | 英語版 | PDF | HTML | 2024年 12月 3日 | |
| 應用手冊 | 原理圖檢查清單 - 使用固定或方向控制轉換器進行設計的指南 | PDF | HTML | 英語版 | PDF | HTML | 2024年 10月 3日 | |
| 應用手冊 | Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) | PDF | HTML | 2024年 7月 3日 | |||
| 應用手冊 | 了解 CMOS 輸出緩沖器中的瞬態驅動強度與直流驅動強度 | PDF | HTML | 最新英語版本 (Rev.A) | PDF | HTML | 2024年 5月 15日 | |
| 選擇指南 | Voltage Translation Buying Guide (Rev. A) | 2021年 4月 15日 |
設計和開發
如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。
評估板
5-8-LOGIC-EVM — 支持 5 至 8 引腳 DCK、DCT、DCU、DRL 和 DBV 封裝的通用邏輯評估模塊
靈活的 EVM 設計用于支持具有 5 至 8 引腳數且采用 DCK、DCT、DCU、DRL 或 DBV 封裝的任何器件。
用戶指南: PDF
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| SOT-SC70 (DCK) | 5 | Ultra Librarian |
訂購和質量
包含信息:
- RoHS
- REACH
- 器件標識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續可靠性監測
包含信息:
- 制造廠地點
- 封裝廠地點