產品詳情

Configuration 1:1 SPST Number of channels 1 Power supply voltage - single (V) 0.8, 1.2, 1.8, 2.5 Protocols Analog Ron (typ) (Ω) 10 CON (typ) (pF) 7 ON-state leakage current (max) (μA) 1 Bandwidth (MHz) 500 Operating temperature range (°C) -40 to 85 Input/output continuous current (max) (A) 0.05 Rating Catalog Drain supply voltage (max) (V) 2.7 Supply voltage (max) (V) 2.7
Configuration 1:1 SPST Number of channels 1 Power supply voltage - single (V) 0.8, 1.2, 1.8, 2.5 Protocols Analog Ron (typ) (Ω) 10 CON (typ) (pF) 7 ON-state leakage current (max) (μA) 1 Bandwidth (MHz) 500 Operating temperature range (°C) -40 to 85 Input/output continuous current (max) (A) 0.05 Rating Catalog Drain supply voltage (max) (V) 2.7 Supply voltage (max) (V) 2.7
DSBGA (YZP) 5 2.1875 mm2 1.75 x 1.25 SOT-23 (DBV) 5 8.12 mm2 2.9 x 2.8 SOT-SC70 (DCK) 5 4.2 mm2 2 x 2.1
  • Available in the Texas Instruments NanoFree? Package
  • Wide VCC Range of 0.8 V to 2.7 V
  • Sub-1-V Operable
  • Low Power Consumption, 10-μA Max ICC
  • High On-Off Output Voltage Ratio
  • High Degree of Linearity
  • High Speed – Max 0.2 ns
    (VCC = 1.8 V, CL = 15 pF)
  • Low On-State Impedance – Typically 9
    (VCC = 2.3 V)
  • Latch-Up Performance Exceeds 100 mA Per
    JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

NanoFree Is a trademark of Texas Instruments.

  • Available in the Texas Instruments NanoFree? Package
  • Wide VCC Range of 0.8 V to 2.7 V
  • Sub-1-V Operable
  • Low Power Consumption, 10-μA Max ICC
  • High On-Off Output Voltage Ratio
  • High Degree of Linearity
  • High Speed – Max 0.2 ns
    (VCC = 1.8 V, CL = 15 pF)
  • Low On-State Impedance – Typically 9
    (VCC = 2.3 V)
  • Latch-Up Performance Exceeds 100 mA Per
    JESD 78, Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

NanoFree Is a trademark of Texas Instruments.

This single analog switch is operational at 0.8-V to 2.7-V VCC, but is designed specifically for 1.65-V to 1.95-V VCC operation.

The SN74AUC1G66 can handle both analog and digital signals. The combined AC and DC signal has to be between VCC and GND for it to be transmitted in either direction.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

Applications include signal gating, chopping, modulation or demodulation (modem), and signal multiplexing for analog-to-digital and digital-to-analog conversion systems.

This single analog switch is operational at 0.8-V to 2.7-V VCC, but is designed specifically for 1.65-V to 1.95-V VCC operation.

The SN74AUC1G66 can handle both analog and digital signals. The combined AC and DC signal has to be between VCC and GND for it to be transmitted in either direction.

NanoFree™ package technology is a major breakthrough in IC packaging concepts, using the die as the package.

Applications include signal gating, chopping, modulation or demodulation (modem), and signal multiplexing for analog-to-digital and digital-to-analog conversion systems.

下載 觀看帶字幕的視頻 視頻

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 22
類型 標題 下載最新的英語版本 日期
* 數據表 Single Bilateral Analog Switch--SN74AUC1G66 數據表 (Rev. L) 2009年 8月 10日
應用手冊 選擇正確的德州儀器 (TI) 信號開關 (Rev. E) PDF | HTML 英語版 (Rev.E) PDF | HTML 2022年 8月 5日
應用手冊 多路復用器和信號開關詞匯表 (Rev. B) 英語版 (Rev.B) PDF | HTML 2022年 3月 11日
選擇指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 How to Select Little Logic (Rev. A) 2016年 7月 26日
應用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
選擇指南 小尺寸邏輯器件指南 (Rev. E) 最新英語版本 (Rev.G) 2012年 7月 16日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應用手冊 選擇正確的電平轉換解決方案 (Rev. A) 英語版 (Rev.A) 2006年 3月 23日
產品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用戶指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
應用手冊 Designing With TI Ultra-Low-Voltage CMOS (AUC) Octals and Widebus Devices 2003年 3月 21日
用戶指南 AUC Data Book, January 2003 (Rev. A) 2003年 1月 1日
應用手冊 Texas Instruments Little Logic Application Report 2002年 11月 1日
應用手冊 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文獻資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
更多文獻資料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
更多文獻資料 AUC Product Brochure (Rev. A) 2002年 3月 18日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

DIP-ADAPTER-EVM — DIP 適配器評估模塊

借助 DIP-Adapter-EVM 加快運算放大器的原型設計和測試,該 EVM 有助于快速輕松地連接小型表面貼裝 IC 并且價格低廉。您可以使用隨附的 Samtec 端子板連接任何受支持的運算放大器,或者將這些端子板直接連接至現有電路。

DIP-Adapter-EVM 套件支持六種常用的業界通用封裝,包括:

  • D 和 U (SOIC-8)
  • PW (TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5 和 SOT23-3)
  • DCK(SC70-6 和 SC70-5)
  • DRL (SOT563-6)
用戶指南: PDF
TI.com 上無現貨
接口適配器

LEADLESS-ADAPTER1 — 表面貼裝轉 DIP 接頭適配器,用于測試 TI 的 6、8、10、12、14、16 和 20 引腳無引線封裝

EVM-LEADLESS1 板可用于對 TI 的常見無引線封裝進行快速測試和電路板試驗。? 該評估板有足夠的空間,可將 TI 的 DRC、DTP、DQE、RBW、RGY、RSE、RSV、RSW RTE、RTJ、RUK、RUC、RUG、RUM、RUT 和 YZP 表面貼裝封裝轉為 100mil DIP 接頭。
用戶指南: PDF
TI.com 上無現貨
仿真模型

HSPICE Model of SN74AUC1G66

SCEJ181.ZIP (89 KB) - HSpice Model
仿真模型

SN74AUC1G66 IBIS Model

SCEM337.ZIP (50 KB) - IBIS Model
仿真模型

SN74AUC1G66 PSpice Model

SCEM586.ZIP (1 KB) - PSpice Model
封裝 引腳 CAD 符號、封裝和 3D 模型
DSBGA (YZP) 5 Ultra Librarian
SOT-23 (DBV) 5 Ultra Librarian
SOT-SC70 (DCK) 5 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻