產品詳情

Technology family AHCT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Number of channels 1 IOL (max) (mA) 8 Supply current (max) (μA) 10 IOH (max) (mA) -8 Input type TTL-Compatible CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
Technology family AHCT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Number of channels 1 IOL (max) (mA) 8 Supply current (max) (μA) 10 IOH (max) (mA) -8 Input type TTL-Compatible CMOS Output type 3-State Features Balanced outputs, Over-voltage tolerant inputs, Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 125
SOT-23 (DBV) 5 8.12 mm2 2.9 x 2.8 SOT-5X3 (DRL) 5 2.56 mm2 1.6 x 1.6 SOT-SC70 (DCK) 5 4.2 mm2 2 x 2.1
  • 工作電壓范圍為 4.5V 至 5.5V
  • 電壓為 5V 時,tpd 最大值為 6ns
  • 低功耗,ICC 最大值為 10μA
  • 電壓為 5V 時,輸出驅動為 ±8mA
  • 輸入兼容 TTL 電壓
  • 閂鎖性能超過 250mA,符合 JESD 17 規范
  • 工作電壓范圍為 4.5V 至 5.5V
  • 電壓為 5V 時,tpd 最大值為 6ns
  • 低功耗,ICC 最大值為 10μA
  • 電壓為 5V 時,輸出驅動為 ±8mA
  • 輸入兼容 TTL 電壓
  • 閂鎖性能超過 250mA,符合 JESD 17 規范

SN74AHCT1G125 器件是一款具有三態輸出的單通道總線緩沖門/線路驅動器。當輸出使能 (OE) 輸入為高電平時,輸出被禁用。當 OE 為低電平時,數據從 A 輸入傳遞到 Y 輸出。

SN74AHCT1G125 器件是一款具有三態輸出的單通道總線緩沖門/線路驅動器。當輸出使能 (OE) 輸入為高電平時,輸出被禁用。當 OE 為低電平時,數據從 A 輸入傳遞到 Y 輸出。

下載 觀看帶字幕的視頻 視頻

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 22
類型 標題 下載最新的英語版本 日期
* 數據表 SN74AHCT1G125 具有三態輸出的單路總線緩沖門 數據表 (Rev. P) PDF | HTML 英語版 (Rev.P) PDF | HTML 2024年 3月 19日
應用手冊 慢速或浮點 CMOS 輸入的影響 (Rev. E) PDF | HTML 英語版 (Rev.E) 2025年 3月 26日
選擇指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 How to Select Little Logic (Rev. A) 2016年 7月 26日
應用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
選擇指南 小尺寸邏輯器件指南 (Rev. E) 最新英語版本 (Rev.G) 2012年 7月 16日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應用手冊 選擇正確的電平轉換解決方案 (Rev. A) 英語版 (Rev.A) 2006年 3月 23日
產品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
應用手冊 Advanced High-Speed CMOS (AHC) Logic Family (Rev. C) 2002年 12月 2日
應用手冊 Texas Instruments Little Logic Application Report 2002年 11月 1日
應用手冊 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
設計指南 AHC/AHCT Designer's Guide February 2000 (Rev. D) 2000年 2月 24日
產品概述 Military Advanced High-Speed CMOS Logic (AHC/AHCT) (Rev. C) 1998年 4月 1日
應用手冊 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
應用手冊 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
應用手冊 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
應用手冊 Live Insertion 1996年 10月 1日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

5-8-LOGIC-EVM — 支持 5 至 8 引腳 DCK、DCT、DCU、DRL 和 DBV 封裝的通用邏輯評估模塊

靈活的 EVM 設計用于支持具有 5 至 8 引腳數且采用 DCK、DCT、DCU、DRL 或 DBV 封裝的任何器件。
用戶指南: PDF
TI.com 上無現貨
仿真模型

HSPICE Model for SN74AHCT1G125

SCLJ016.ZIP (85 KB) - HSpice Model
仿真模型

SN74AHCT1G125 Behavioral SPICE Model

SCLM245.ZIP (7 KB) - PSpice Model
仿真模型

SN74AHCT1G125 IBIS Model

SCLM018.ZIP (7 KB) - IBIS Model
仿真模型

SN74AHCT1G125 PSpice Model

SCYM002.ZIP (21 KB) - PSpice Model
封裝 引腳 CAD 符號、封裝和 3D 模型
SOT-23 (DBV) 5 Ultra Librarian
SOT-5X3 (DRL) 5 Ultra Librarian
SOT-SC70 (DCK) 5 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻