產品詳情

Configuration 4:1 Number of channels 2 Power supply voltage - single (V) 12, 16, 20, 36 Power supply voltage - dual (V) +/-10, +/-15, +/-18, +/-5 Protocols Analog Ron (typ) (Ω) 125 CON (typ) (pF) 6.7 ON-state leakage current (max) (μA) 0.0033 Supply current (typ) (μA) 45 Bandwidth (MHz) 500 Operating temperature range (°C) -40 to 125 Features Break-before-make Input/output continuous current (max) (A) 0.03 Rating Catalog Drain supply voltage (max) (V) 36 Supply voltage (max) (V) 36 Negative rail supply voltage (max) (V) -5
Configuration 4:1 Number of channels 2 Power supply voltage - single (V) 12, 16, 20, 36 Power supply voltage - dual (V) +/-10, +/-15, +/-18, +/-5 Protocols Analog Ron (typ) (Ω) 125 CON (typ) (pF) 6.7 ON-state leakage current (max) (μA) 0.0033 Supply current (typ) (μA) 45 Bandwidth (MHz) 500 Operating temperature range (°C) -40 to 125 Features Break-before-make Input/output continuous current (max) (A) 0.03 Rating Catalog Drain supply voltage (max) (V) 36 Supply voltage (max) (V) 36 Negative rail supply voltage (max) (V) -5
TSSOP (PW) 16 32 mm2 5 x 6.4 WQFN (RRJ) 16 16 mm2 4 x 4 WQFN (RUM) 16 16 mm2 4 x 4
  • 低導通電阻
    • MUX36S08:9.4pF
    • MUX36D04:6.7pF
  • 低泄漏電流:1pA
  • 低電荷注入:0.3pC
  • 軌至軌運行
  • 寬電源電壓范圍:±5V 至 ±18V 或 10V 至 36V
  • 低導通電阻:125Ω
  • 轉換時間:92ns
  • 先斷后合開關操作
  • EN 引腳與 VDD 相連
  • 邏輯電平:2V 至 VDD
  • 低電源電流:45μA
  • ESD 保護 HBM:2000V
  • 行業標準 TSSOP 封裝和更小型的 WQFN 封裝
  • 有關其他配置,請參閱:
  • 低導通電阻
    • MUX36S08:9.4pF
    • MUX36D04:6.7pF
  • 低泄漏電流:1pA
  • 低電荷注入:0.3pC
  • 軌至軌運行
  • 寬電源電壓范圍:±5V 至 ±18V 或 10V 至 36V
  • 低導通電阻:125Ω
  • 轉換時間:92ns
  • 先斷后合開關操作
  • EN 引腳與 VDD 相連
  • 邏輯電平:2V 至 VDD
  • 低電源電流:45μA
  • ESD 保護 HBM:2000V
  • 行業標準 TSSOP 封裝和更小型的 WQFN 封裝
  • 有關其他配置,請參閱:

MUX36S08 和 MUX36D04 (MUX36xxx) 是現代互補金屬氧化物半導體 (CMOS) 模擬多路復用器 (mux)。MUX36S08 提供 8:1 單端通道,而 MUX36D04 提供差動 4:1 或雙 4:1 單端通道。MUX36S08 和 MUX36D04 在雙電源(±5V 至 ±18V)或單電源(10V 至 36V)供電時均能正常運行。它們在由對稱電源(如 VDD = 12V、VSS = –12V)和非對稱電源(如 VDD = 12V、
VSS = –5V)供電時也能保證優異性能。所有數字輸入具有兼容晶體管-晶體管邏輯電路 (TTL) 的閾值。當器件在有效電源電壓范圍內運行時,該閾值可確保 TTL 和 CMOS 邏輯電路的兼容性。

MUX36S08 和 MUX36D04 的導通和關斷泄漏電流較低,允許此類多路復用器以最小誤差轉換來源于高輸入阻抗源的信號。僅為 45µA 的低電源電流支持其應用于便攜式 應用。

MUX36S08 和 MUX36D04 (MUX36xxx) 是現代互補金屬氧化物半導體 (CMOS) 模擬多路復用器 (mux)。MUX36S08 提供 8:1 單端通道,而 MUX36D04 提供差動 4:1 或雙 4:1 單端通道。MUX36S08 和 MUX36D04 在雙電源(±5V 至 ±18V)或單電源(10V 至 36V)供電時均能正常運行。它們在由對稱電源(如 VDD = 12V、VSS = –12V)和非對稱電源(如 VDD = 12V、
VSS = –5V)供電時也能保證優異性能。所有數字輸入具有兼容晶體管-晶體管邏輯電路 (TTL) 的閾值。當器件在有效電源電壓范圍內運行時,該閾值可確保 TTL 和 CMOS 邏輯電路的兼容性。

MUX36S08 和 MUX36D04 的導通和關斷泄漏電流較低,允許此類多路復用器以最小誤差轉換來源于高輸入阻抗源的信號。僅為 45µA 的低電源電流支持其應用于便攜式 應用。

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產品

open-in-new 比較替代產品
功能與比較器件相同,且具有相同引腳
TMUX6209 正在供貨 具有 1.8V 邏輯電平控制的 36V、低 RON、4:1 兩通道多路復用器 Pin-to-pin upgrade with improved performance
TMUX7209 正在供貨 具有 1.8V 邏輯的 44V、抗鎖存、4:1 雙通道精密多路復用器 Pin-to-pin upgrade with improved performance and higher supply voltage support

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 6
類型 標題 下載最新的英語版本 日期
* 數據表 MUX36xxx 36V 低電容、低泄漏電流、高精度模擬多路復用器 數據表 (Rev. D) PDF | HTML 英語版 (Rev.D) PDF | HTML 2019年 4月 3日
應用手冊 選擇正確的德州儀器 (TI) 信號開關 (Rev. E) PDF | HTML 英語版 (Rev.E) PDF | HTML 2022年 8月 5日
應用手冊 多路復用器和信號開關詞匯表 (Rev. B) 英語版 (Rev.B) PDF | HTML 2022年 3月 11日
應用簡報 Improve Stability Issues with Low Con Multiplexers (Rev. A) 2018年 12月 10日
應用手冊 System Level Protection for High Voltage Analog Multiplexers 2017年 1月 3日
EVM 用戶指南 MUX36D04EVM User's Guide (Rev. A) 2016年 3月 18日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

MUX36D04EVM-PDK — MUX36D04 評估模塊

MUX36D04EVM-PDK 評估模塊 (EVM) 是用于評估 MUX36D04 4 通道差分模擬多路復用器性能的平臺。該評估套件通過不同的連接器引出 MUX36D04 的所有引腳,以便評估。

用戶指南: PDF
TI.com 上無現貨
接口適配器

LEADED-ADAPTER1 — 表面貼裝轉 DIP 接頭適配器,用于快速測試 TI 的 5、8、10、16 和 24 引腳引線式封裝。

EVM-LEADED1 電路板可用于對 TI 的常見引線式封裝進行快速測試和電路板試驗。? 該電路板具有足夠的空間,可將 TI 的 D、DBQ、DCT、DCU、DDF、DGS、DGV 和 PW 表面貼裝封裝轉換為 100mil DIP 接頭。?????

用戶指南: PDF
TI.com 上無現貨
仿真模型

MUX36D04 IBIS MODEL

SLYM095.ZIP (14 KB) - IBIS Model
仿真模型

MUX36D04 TINA-TI Reference Design (Rev. A)

SBOM969A.TSC (5632 KB) - TINA-TI Reference Design
參考設計

TIDA-01051 — 針對自動測試設備優化 FPGA 利用率和數據吞吐量的參考設計

TIDA-01051 參考設計用于演示超高通道數的數據采集 (DAQ) 系統(如用在自動測試設備 (ATE) 中的系統)經過優化的通道密度、集成、功耗、時鐘分配和信號鏈性能。利用串行器(如 TI DS90C383B)將多個同步采樣 ADC 輸出與多個 LVDS 線路相結合,可顯著減少主機 FPGA 必須處理的引腳數量。? 因此,單個 FPGA 可處理的 DAQ 通道數量顯著增加,而且電路板布線的復雜度大幅降低。
設計指南: PDF
原理圖: PDF
參考設計

TIPD151 — 16 位、400KSPS,4 通道用于高壓輸入的低失真、多路復用數據采集系統

此 TI 驗證設計在 400 KSPS 吞吐量下實施了 16 位差動 4 通道多路復用數據采集系統,以實現 ±20 V (40 Vpk-pk) 工業應用的高電壓差動輸入。該電路是通過 16 位逐次逼近寄存器 (SAR) 模數轉換器 (ADC)、精密高壓信號調節前端以及 4 通道差動多路復用器 (MUX) 實現的。此設計詳細說明了使用 OPA192OPA140 優化精密高壓前端驅動電路以實現 ADS8864 出色動態性能的過程。
用戶指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
TSSOP (PW) 16 Ultra Librarian
WQFN (RRJ) 16 Ultra Librarian
WQFN (RUM) 16 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。

支持和培訓

視頻