產品詳情

2nd harmonic (dBc) -84 3rd harmonic (dBc) 83 Frequency of harmonic distortion measurement (MHz) 200 Acl, min spec gain (V/V) 0.53 Architecture Fully Differential ADC Driver, VGA BW at Acl (MHz) 1400 Gain (max) (dB) 26 Gain (min) (dB) -5.5 Step size (dB) 0.5 Type RF VGA Iq per channel (typ) (mA) 113 Number of channels 2 Rating Catalog Operating temperature range (°C) -40 to 85 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.25 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4.75 Vs (min) (V) 4.75 Vs (max) (V) 5.25
2nd harmonic (dBc) -84 3rd harmonic (dBc) 83 Frequency of harmonic distortion measurement (MHz) 200 Acl, min spec gain (V/V) 0.53 Architecture Fully Differential ADC Driver, VGA BW at Acl (MHz) 1400 Gain (max) (dB) 26 Gain (min) (dB) -5.5 Step size (dB) 0.5 Type RF VGA Iq per channel (typ) (mA) 113 Number of channels 2 Rating Catalog Operating temperature range (°C) -40 to 85 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 5.25 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4.75 Vs (min) (V) 4.75 Vs (max) (V) 5.25
WQFN (RTV) 32 25 mm2 5 x 5
  • 200MHz 頻率下 OIP3 為 48.5dBm
  • 最大電壓增益為 26dB
  • 增益范圍:31.5dB,步長為 0.5dB
  • 通道增益匹配為 ±0.04dB
  • 最大增益時的噪聲系數:7.3dB
  • –3dB 帶寬為 1200MHz
  • 功耗低
  • 獨立通道關斷
  • 三種增益控制模式:
    • 并行接口
    • 串行接口 (SPI)
    • 脈沖模式接口
  • 溫度范圍:-40°C 至 +85°C
  • 熱增強型 32 引腳 WQFN 封裝
  • 200MHz 頻率下 OIP3 為 48.5dBm
  • 最大電壓增益為 26dB
  • 增益范圍:31.5dB,步長為 0.5dB
  • 通道增益匹配為 ±0.04dB
  • 最大增益時的噪聲系數:7.3dB
  • –3dB 帶寬為 1200MHz
  • 功耗低
  • 獨立通道關斷
  • 三種增益控制模式:
    • 并行接口
    • 串行接口 (SPI)
    • 脈沖模式接口
  • 溫度范圍:-40°C 至 +85°C
  • 熱增強型 32 引腳 WQFN 封裝

LMH6521 包含兩個高性能數控可變增益放大器 (DVGA)。

LMH6521 的兩個通道均具有獨立的數控衰減器,后跟高線性度差動輸出放大器。每個塊都經過優化,可實現低失真和最大的系統設計靈活性。每個通道都具有高速關斷模式。

內部數控衰減器可在 31.5dB 范圍內提供精確的 0.5dB 增益步長。該器件提供了串行和并行編程選項。串行模式編程使用 SPI 接口。它還提供脈沖模式,其中簡單的上升或下降命令可以一次將增益改變一個步長。

輸出放大器有差動輸出,允許單個 5V 電源上有 10VPPD 信號擺動。低阻抗輸出在驅動濾波器或模數轉換器時可提供最大的靈活性。

LMH6521 包含兩個高性能數控可變增益放大器 (DVGA)。

LMH6521 的兩個通道均具有獨立的數控衰減器,后跟高線性度差動輸出放大器。每個塊都經過優化,可實現低失真和最大的系統設計靈活性。每個通道都具有高速關斷模式。

內部數控衰減器可在 31.5dB 范圍內提供精確的 0.5dB 增益步長。該器件提供了串行和并行編程選項。串行模式編程使用 SPI 接口。它還提供脈沖模式,其中簡單的上升或下降命令可以一次將增益改變一個步長。

輸出放大器有差動輸出,允許單個 5V 電源上有 10VPPD 信號擺動。低阻抗輸出在驅動濾波器或模數轉換器時可提供最大的靈活性。

下載 觀看帶字幕的視頻 視頻

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 13
類型 標題 下載最新的英語版本 日期
* 數據表 LMH6521 高性能雙路 DVGA 數據表 (Rev. E) PDF | HTML 英語版 (Rev.E) PDF | HTML 2017年 11月 28日
電子書 The Signal e-book: 有關運算放大器設計主題的博客文章匯編 英語版 2018年 1月 31日
用戶指南 Using the LMH6521 in DC Coupled Applications Design Guide 2015年 1月 8日
設計指南 TSW1265 Dual-Wideband RF-to-Digital Receiver Design Guide 2013年 9月 3日
設計指南 TSW1266 Wideband RF-to-Digital Complex Receiver-Feedback Signal Chain 2013年 9月 3日
應用手冊 AN-1719 Noise Figure Analysis Fully Differential Amplifier (Rev. A) 2013年 5月 1日
EVM 用戶指南 AN-2045 LMH6521EVAL Evaluation Board (Rev. A) 2013年 5月 1日
應用手冊 AN-2235 Ckt Brd Design for LMH6517/21/22 & Other H-Sp IF/RF F Amp (Rev. A) 2013年 5月 1日
應用手冊 Between the Amplifier and ADC: Managing Filter Loss in Communications Systems (Rev. B) 2013年 4月 26日
應用手冊 Drivng HSpeed ADCs w/LMH6521 DVGA for High IF AC-Coupled Apps (Rev. A) 2013年 4月 26日
應用手冊 Using High Speed Diff Amp to Drive ADCs (Rev. A) 2013年 4月 26日
更多文獻資料 Featured High Speed Differential Amplifiers 2012年 10月 23日
應用手冊 A Walk Along the Signal Path (High-Speed Signal Path) 2005年 3月 30日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

TSW1265EVM — 寬帶雙路接收器參考設計和評估平臺

TSW1265EVM 是一款寬帶雙路接收器參考設計和評估平臺。信號鏈通過雙通道下變頻混頻器、LMH6521 雙通道 DVGA、和 ADS4249 14 位 250 MSPS ADC 允許從射頻到位的轉換。TSW1265EVM 還包括 LMK04800 雙 PLL 時鐘抖動清除器和發生器,用以提供板載低噪音計時解決方案。還提供軟件 GUI 以允許對 ADS4249 和 LMK04800 進行配置。可通過 GUI 或通過具有 FPGA 的高速連接器控制 LMH6521 DVGA 增益。EVM 適合與 TSW1400EVM 訊號擷取和產生電路板配合使用,以擷取 ADS4249 (...)

用戶指南: PDF
TI.com 上無現貨
仿真模型

LMH6521 ADS2009 Spice Model

SNOJ009.ZIP (46 KB) - Spice Model
仿真模型

LMH6521 PSpice Model

SNOM715.ZIP (68 KB) - PSpice Model
仿真模型

LMH6521 TINA-TI Reference Design

SNOM321.TSC (286 KB) - TINA-TI Reference Design
仿真模型

LMH6521 TINA-TI Spice Model

SNOM322.ZIP (8 KB) - TINA-TI Spice Model
參考設計

TIDA-00360 — 具有 16 位 ADC 和 100MHz IF 帶寬的 700–2700MHz 雙通道接收器參考設計

隨著客戶對無線網絡提供更快數據鏈路的需求不斷增長,這促使收發器硬件實現要求越來越嚴苛的性能,并且具有足夠的帶寬以支持更大的標準化多載波頻段(在某些情況下具有頻段聚合)以及足夠的接收器靈敏度和動態范圍,從而在存在強阻塞信號(這在繁忙環境中很常見)的情況下正常工作。該參考設計介紹了具有 16 位采樣器且可實現 100MHz 以上帶寬的射頻 (RF) 接收器參考設計,其中包括下變頻混頻器、數字可變增益放大器 (DVGA)、高速流水線模數轉換器 (ADC)、本地振蕩器 (LO) 射頻合成器和抖動清除時鐘發生器。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-00353 — JESD204B 串行鏈路的均衡器優化

采用均衡技術可以有效地補償數據轉換器的 JESD204B 高速串行接口中的信道損耗。此參考設計采用了 ADC16DX370 雙 16 位 370 MSPS 模數轉換器 (ADC),該轉換器利用去加重均衡技術來準備供傳輸的 7.4 Gbps 串行數據。通過配置,用戶可以優化輸出驅動器的去加重設置 (DEM) 和輸出電壓擺幅設置 (VOD),以便反向匹配信道特征。實驗表明可通過 20 英寸 FR-4 材料以全數據速率接收清晰的數據眼圖。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-00074 — 寬帶射頻-數字復雜接收器反饋信號鏈

這是一個寬帶復雜接收器參考設計和評估平臺,非常適合用作發送器數字預失真的反饋接收器。EVM 信號鏈非常適合高中頻 (IF) 復雜反饋應用,其中包含一個復雜解調器、TI 的 LMH6521 雙通道 DVGA 和 ADS5402 12 位 800-MSPS 雙通道 ADC。通過修改板載濾波器組件,可針對各種頻率規劃配置該信號鏈。EVM 還包括 TI 的 LMK04808 雙 PLL 時鐘抖動清除器和發生器,用以提供板載低噪音計時解決方案。可通過 GUI 或通過具有 FPGA 的高速連接器控制 LMH6521 DVGA 增益。
設計指南: PDF
原理圖: PDF
參考設計

TIDA-00073 — 雙路寬帶射頻-數字接收器設計

TSW1265EVM 是能夠對高達 125MHz 的頻譜進行數字化的寬帶射頻/數字雙路接收器轉換解決方案的設計示例。此系統提供了有關如何使用 ADS4249、LMH6521、LMK0480x 和雙混頻器來實現目標的參考。此耦合了采集卡(如 TSW1400)的參考 EVEM 可用于采集和分析窄帶和寬帶信號。提供了有關如何更改 LO 和 IF 頻率以滿足不同應用需要的說明。TIDA-00073 是使用來自 TSW1265EVM 的硬件實施的。
設計指南: PDF
原理圖: PDF
封裝 引腳 CAD 符號、封裝和 3D 模型
WQFN (RTV) 32 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。

支持和培訓

視頻