CD4050B

正在供貨

6 通道、3V 至 18V 緩沖器

產(chǎn)品詳情

Technology family CD4000 Supply voltage (min) (V) 3 Supply voltage (max) (V) 18 Number of channels 6 IOL (max) (mA) 18 Supply current (max) (μA) 120 IOH (max) (mA) -3.1 Input type Standard CMOS Output type Push-Pull Features Input clamp diode, Standard speed (tpd > 50ns) Rating Catalog Operating temperature range (°C) -55 to 125
Technology family CD4000 Supply voltage (min) (V) 3 Supply voltage (max) (V) 18 Number of channels 6 IOL (max) (mA) 18 Supply current (max) (μA) 120 IOH (max) (mA) -3.1 Input type Standard CMOS Output type Push-Pull Features Input clamp diode, Standard speed (tpd > 50ns) Rating Catalog Operating temperature range (°C) -55 to 125
PDIP (N) 16 181.42 mm2 19.3 x 9.4 SOIC (D) 16 59.4 mm2 9.9 x 6 SOIC (DW) 16 106.09 mm2 10.3 x 10.3 SOP (NS) 16 79.56 mm2 10.2 x 7.8 TSSOP (PW) 16 32 mm2 5 x 6.4
  • CD4049UB 反相
  • CD4050B 同相
  • 用于驅動 2 個 TTL 負載的高灌電流
  • 高電平至低電平邏輯轉換
  • 在 20V 靜態(tài)電流下經(jīng)過 100% 測試
  • 在全封裝溫度范圍內(nèi),18V 時的最大輸入電流為 1μA;18V 和 25°C 時為 100nA
  • 5V、10V 和 15V 參數(shù)額定值
  • CD4049UB 反相
  • CD4050B 同相
  • 用于驅動 2 個 TTL 負載的高灌電流
  • 高電平至低電平邏輯轉換
  • 在 20V 靜態(tài)電流下經(jīng)過 100% 測試
  • 在全封裝溫度范圍內(nèi),18V 時的最大輸入電流為 1μA;18V 和 25°C 時為 100nA
  • 5V、10V 和 15V 參數(shù)額定值

CD4049UB 和 CD4050B 器件為反相和同相六路緩沖器,僅使用一個電源電壓 (VCC) 即可實現(xiàn)邏輯電平轉換。使用這些器件進行邏輯電平轉換時,輸入信號高電平 (VIH) 可以超過 VCC 電源電壓用于邏輯電平轉換。這些器件可用作 CMOS 至 DTL 或 TTL 轉換器,并可直接驅動兩個 DTL 或 TTL 負載。(VCC = 5V、 VOL ≤ 0.4V 且 IOL ≥ 3.3mA。)

CD4049UB 和 CD4050B 器件為反相和同相六路緩沖器,僅使用一個電源電壓 (VCC) 即可實現(xiàn)邏輯電平轉換。使用這些器件進行邏輯電平轉換時,輸入信號高電平 (VIH) 可以超過 VCC 電源電壓用于邏輯電平轉換。這些器件可用作 CMOS 至 DTL 或 TTL 轉換器,并可直接驅動兩個 DTL 或 TTL 負載。(VCC = 5V、 VOL ≤ 0.4V 且 IOL ≥ 3.3mA。)

下載 觀看帶字幕的視頻 視頻

您可能感興趣的相似產(chǎn)品

功能與比較器件相同,且具有相同引腳
SN74LVC07A 正在供貨 具有漏極開路輸出的 6 通道、1.65V 至 5.5V 緩沖器 Smaller voltage range (1.65V to 5.5V), shorter average propagation delay (5.5ns), higher average drive strength (24mA)

技術文檔

star =有關此產(chǎn)品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 9
類型 標題 下載最新的英語版本 日期
* 數(shù)據(jù)表 CD4049UB 和 CD4050B CMOS 六路反相緩沖器和轉換器 數(shù)據(jù)表 (Rev. K) PDF | HTML 英語版 (Rev.K) PDF | HTML 2023年 2月 16日
選擇指南 Logic Guide (Rev. AB) 2017年 6月 12日
應用手冊 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
選擇指南 邏輯器件指南 2014 (Rev. AA) 最新英語版本 (Rev.AC) PDF | HTML 2014年 11月 17日
用戶指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
應用手冊 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用戶指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
應用手冊 Understanding Buffered and Unbuffered CD4xxxB Series Device Characteristics 2001年 12月 3日
選擇指南 Logic Guide (Rev. AC) PDF | HTML 1994年 6月 1日

設計和開發(fā)

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

14-24-LOGIC-EVM — 采用 14 引腳至 24 引腳 D、DB、DGV、DW、DYY、NS 和 PW 封裝的邏輯產(chǎn)品通用評估模塊

14-24-LOGIC-EVM 評估模塊 (EVM) 設計用于支持采用 14 引腳至 24 引腳 D、DW、DB、NS、PW、DYY 或 DGV 封裝的任何邏輯器件。

用戶指南: PDF | HTML
英語版 (Rev.B): PDF | HTML
TI.com 上無現(xiàn)貨
仿真模型

CD4050B PSPICE Model (Rev. A)

SCHM018A.ZIP (7 KB) - PSpice Model
封裝 引腳 CAD 符號、封裝和 3D 模型
PDIP (N) 16 Ultra Librarian
SOIC (D) 16 Ultra Librarian
SOIC (DW) 16 Ultra Librarian
SOP (NS) 16 Ultra Librarian
TSSOP (PW) 16 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續(xù)可靠性監(jiān)測
包含信息:
  • 制造廠地點
  • 封裝廠地點

支持和培訓

視頻