數(shù)據(jù)表
ADC3908S065
- 采樣率高達(dá) 125MSPS
- 延遲:1 個(gè)時(shí)鐘周期
- 低功耗(2 通道):
- 125MSPS 時(shí)為 90mW
- 25MSPS 時(shí)為 56mW
- PD 模式下為 3mW
- 小尺寸:32-VQFN (4mm x 4mm)
- 單或雙通道 ADC
- 內(nèi)部基準(zhǔn)
- 無(wú)丟碼,±0.25 LSB INL
- 緩沖差分或單端輸入
- 輸入帶寬:150MHz (3dB)
- 單 1.8V 電源
- 可選 3.3VIO 功能
- 工業(yè)溫度范圍:-40°C 至 105°C
- 并行(SDR、DDR)CMOS 接口
- 頻譜性能(FSCLK = 125MSPS,fIN = 5MHz):
- SNR:49.8dBFS
- SFDR:60dBFS
ADC3908Dx 和 ADC3908Sx 是超低功耗 8 位 125MSPS 高速雙通道和單通道模數(shù)轉(zhuǎn)換器系列。高速控制環(huán)路可從只有 1 個(gè)時(shí)鐘周期的低延遲中受益。該 ADC 在 125MSPS 下的功耗僅為 90mW,且功耗隨采樣率減小而降低。
ADC3908Dx 和 ADC3908Sx 使用并行 DDR 或 SDR CMOS 接口輸出數(shù)據(jù),并可在 +1.8V 或 +3.3V 的電壓下驅(qū)動(dòng)以滿足各種接收器要求??梢酝ㄟ^引腳控制(接口配置表)輕松配置模擬輸入和輸出接口。該器件屬于引腳對(duì)引腳兼容 ADC 系列,具有 8 位和 10 位分辨率和不同的速度等級(jí)。該器件采用 32 引腳 VQFN 封裝,支持工業(yè)級(jí)溫度范圍(-40℃ 至 +105°C)。
技術(shù)文檔
未找到結(jié)果。請(qǐng)清除搜索并重試。
查看全部 2 | 頂層文檔 | 類型 | 標(biāo)題 | 格式選項(xiàng) | 下載最新的英語(yǔ)版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | ADC3908Dx 和 ADC3908Sx 具有集成輸入緩沖器的 8 位、25MSPS 至 125MSPS 低延遲、低功耗、小型單通道和雙通道 ADC 數(shù)據(jù)表 | PDF | HTML | 英語(yǔ)版 | PDF | HTML | 2024年 10月 14日 |
| 應(yīng)用手冊(cè) | High-Speed ADC: How to Properly Terminate Single-ended CMOS Digital Outputs | 2020年 12月 9日 |
設(shè)計(jì)與開發(fā)
如需其他信息或資源,請(qǐng)點(diǎn)擊以下任一標(biāo)題進(jìn)入詳情頁(yè)面查看(如有)。
評(píng)估板
ADC3910D125EVM — ADC3910D125 評(píng)估模塊
ADC3910D125 評(píng)估模塊 (EVM) 用于評(píng)估 ADC3910D125 系列高速模數(shù)轉(zhuǎn)換器 (ADC)。該 EVM 裝配了 ADC3910D125,后者是一款具有 LVCMOS 的 10 位雙通道 125MSPS ADC,可評(píng)估該系列中的所有分辨率、采樣率和單通道或雙通道器件。
模擬工具
PSPICE-FOR-TI — PSpice? for TI 設(shè)計(jì)和仿真工具
PSpice? for TI 可提供幫助評(píng)估模擬電路功能的設(shè)計(jì)和仿真環(huán)境。此功能齊全的設(shè)計(jì)和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費(fèi)使用,包括業(yè)內(nèi)超大的模型庫(kù)之一,涵蓋我們的模擬和電源產(chǎn)品系列以及精選的模擬行為模型。
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫(kù),您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
借助?PSpice for TI 的設(shè)計(jì)和仿真環(huán)境及其內(nèi)置的模型庫(kù),您可對(duì)復(fù)雜的混合信號(hào)設(shè)計(jì)進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計(jì)和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時(shí)間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計(jì)和仿真工具中,您可以搜索 TI (...)
| 封裝 | 引腳 | CAD 符號(hào)、封裝和 3D 模型 |
|---|---|---|
| VQFN (RSM) | 32 | Ultra Librarian |
訂購(gòu)和質(zhì)量
包含信息:
- RoHS
- REACH
- 器件標(biāo)識(shí)
- 引腳鍍層/焊球材料
- MSL 等級(jí)/回流焊峰值溫度
- MTBF/時(shí)基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測(cè)
包含信息:
- 制造廠地點(diǎn)
- 封裝廠地點(diǎn)