產品詳情

Sample rate (max) (Msps) 500, 1000 Resolution (Bits) 12 Number of input channels 1, 2 Interface type DDR LVDS, Parallel LVDS Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 2500 Architecture Folding Interpolating SNR (dB) 56.8 ENOB (Bits) 9 SFDR (dB) 69 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 500, 1000 Resolution (Bits) 12 Number of input channels 1, 2 Interface type DDR LVDS, Parallel LVDS Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 2500 Architecture Folding Interpolating SNR (dB) 56.8 ENOB (Bits) 9 SFDR (dB) 69 Operating temperature range (°C) -40 to 85 Input buffer Yes
FCBGA (ACF) 256 289 mm2 17 x 17
  • ADC 內核:
    • 12 位分辨率
    • 單通道模式下采樣速率高達 1GSPS、3GSPS 或 5GSPS
    • 雙通道模式下的采樣速率高達 500MSPS、1.5GSPS 或 2.5GSPS
  • 內部抖動技術,可產生低幅高位諧波
  • 低延遲 LVDS 接口:
    • 總延時:< 10ns
    • 多達 48 個速率為 1.6Gbps 的數據對
    • 四個 DDR 數據時鐘
    • 選通信號會簡化同步
  • 本底噪聲(無輸入,VFS = 1VPP-DIFF):
    • 雙通道模式:-143.5dBFS/Hz、-148dBFS/Hz、-149.8dBFS/Hz
    • 單通道模式:-146.2dBFS/Hz、-150.3dBFS/Hz、-152.2dBFS/Hz
  • VCMI 為 0V 時的緩沖模擬輸入:
    • 模擬輸入帶寬 (-3dB):8GHz
    • 滿量程輸入電壓(VFS,默認值):0.8VPP
  • 無噪聲孔徑延遲 (TAD) 調節:
    • 精確采樣控制:19fs 步長
    • 簡化同步和交錯
    • 溫度和電壓不變延遲
  • 簡便易用的同步特性:
    • 自動 SYSREF 計時校準
    • 樣片標記時間戳
  • 功耗:2.6W、2.8W、3W
  • ADC 內核:
    • 12 位分辨率
    • 單通道模式下采樣速率高達 1GSPS、3GSPS 或 5GSPS
    • 雙通道模式下的采樣速率高達 500MSPS、1.5GSPS 或 2.5GSPS
  • 內部抖動技術,可產生低幅高位諧波
  • 低延遲 LVDS 接口:
    • 總延時:< 10ns
    • 多達 48 個速率為 1.6Gbps 的數據對
    • 四個 DDR 數據時鐘
    • 選通信號會簡化同步
  • 本底噪聲(無輸入,VFS = 1VPP-DIFF):
    • 雙通道模式:-143.5dBFS/Hz、-148dBFS/Hz、-149.8dBFS/Hz
    • 單通道模式:-146.2dBFS/Hz、-150.3dBFS/Hz、-152.2dBFS/Hz
  • VCMI 為 0V 時的緩沖模擬輸入:
    • 模擬輸入帶寬 (-3dB):8GHz
    • 滿量程輸入電壓(VFS,默認值):0.8VPP
  • 無噪聲孔徑延遲 (TAD) 調節:
    • 精確采樣控制:19fs 步長
    • 簡化同步和交錯
    • 溫度和電壓不變延遲
  • 簡便易用的同步特性:
    • 自動 SYSREF 計時校準
    • 樣片標記時間戳
  • 功耗:2.6W、2.8W、3W

ADC12DL500、ADC12DL1500 和 ADC12DL2500 是模數轉換器 (ADC) 系列產品,在雙通道模式下的采樣速率高達 500MSPS、1.5GSPS 和 2.5GSPS,而在單通道模式下的采樣速率高達 1GSPS、3GSPS 和 5GSPS。該器件可通過編程方式針對通道數(雙通道模式)和采樣速率(單通道模式)進行權衡,方便用戶開發靈活的硬件,從而滿足高通道數或寬瞬時信號帶寬應用的需求。

這些器件針對延遲敏感型應用采用低延遲的低電壓差分信號 (LVDS) 接口,或在需要 LVDS 的簡易性時使用該接口。該接口使用多達 48 個數據對、四個雙倍數據速率 (DDR) 時鐘和四個選通信號(安排在四條 12 位數據總線中)。該接口支持高達 1.6Gbps 的信號速率。選通信號可簡化總線間和多個器件間的同步工作。選通信號是在內部產生的,并且 SYSREF 輸入可在確定的時間將其復位。無噪聲孔徑延遲 (TAD) 調節和 SYSREF 窗口化等創新的同步特性進一步簡化了多器件同步。

ADC12DL500、ADC12DL1500 和 ADC12DL2500 是模數轉換器 (ADC) 系列產品,在雙通道模式下的采樣速率高達 500MSPS、1.5GSPS 和 2.5GSPS,而在單通道模式下的采樣速率高達 1GSPS、3GSPS 和 5GSPS。該器件可通過編程方式針對通道數(雙通道模式)和采樣速率(單通道模式)進行權衡,方便用戶開發靈活的硬件,從而滿足高通道數或寬瞬時信號帶寬應用的需求。

這些器件針對延遲敏感型應用采用低延遲的低電壓差分信號 (LVDS) 接口,或在需要 LVDS 的簡易性時使用該接口。該接口使用多達 48 個數據對、四個雙倍數據速率 (DDR) 時鐘和四個選通信號(安排在四條 12 位數據總線中)。該接口支持高達 1.6Gbps 的信號速率。選通信號可簡化總線間和多個器件間的同步工作。選通信號是在內部產生的,并且 SYSREF 輸入可在確定的時間將其復位。無噪聲孔徑延遲 (TAD) 調節和 SYSREF 窗口化等創新的同步特性進一步簡化了多器件同步。

下載 觀看帶字幕的視頻 視頻

技術文檔

star =有關此產品的 TI 精選熱門文檔
未找到結果。請清除搜索并重試。
查看全部 2
類型 標題 下載最新的英語版本 日期
* 數據表 ADC12DLx500 具有 LVDS 接口的 0.5GSPS、1.5GSPS、2.5GSPS 雙通道或 1GSPS、3GSPS、5GSPS 單通道 12 位模數轉換器 (ADC) 數據表 PDF | HTML 英語版 PDF | HTML 2024年 1月 31日
技術文章 So, what are S-parameters anyway? PDF | HTML 2019年 5月 23日

設計和開發

如需其他信息或資源,請點擊以下任一標題進入詳情頁面查看(如有)。

評估板

ADC12DL2500EVM — ADC12DL2500 評估模塊

ADC12DL2500 評估模塊 (EVM) 用于評估 ADC12DL2500 系列高速模數轉換器 (ADC)。該 EVM 裝配了 ADC12DL2500,后者是一款具有 LVDS 接口的 12 位雙通道 2.5GSPS 或單通道 5GSPS ADC,可評估系列中的所有采樣率器件。
用戶指南: PDF | HTML
英語版 (Rev.A): PDF | HTML
TI.com 上無現貨
模擬工具

PSPICE-FOR-TI — PSpice? for TI 設計和仿真工具

PSpice? for TI 可提供幫助評估模擬電路功能的設計和仿真環境。此功能齊全的設計和仿真套件使用 Cadence? 的模擬分析引擎。PSpice for TI 可免費使用,包括業內超大的模型庫之一,涵蓋我們的模擬和電源產品系列以及精選的模擬行為模型。

借助?PSpice for TI 的設計和仿真環境及其內置的模型庫,您可對復雜的混合信號設計進行仿真。創建完整的終端設備設計和原型解決方案,然后再進行布局和制造,可縮短產品上市時間并降低開發成本。?

在?PSpice for TI 設計和仿真工具中,您可以搜索 TI (...)
封裝 引腳 CAD 符號、封裝和 3D 模型
FCBGA (ACF) 256 Ultra Librarian

訂購和質量

包含信息:
  • RoHS
  • REACH
  • 器件標識
  • 引腳鍍層/焊球材料
  • MSL 等級/回流焊峰值溫度
  • MTBF/時基故障估算
  • 材料成分
  • 鑒定摘要
  • 持續可靠性監測
包含信息:
  • 制造廠地點
  • 封裝廠地點

推薦產品可能包含與 TI 此產品相關的參數、評估模塊或參考設計。

支持和培訓

視頻