ZHCUC23 June 2024 DP83TD510E
此 EVM 包含兩個(gè)電路板:一個(gè)是電源設(shè)備 (PSE),另一個(gè)是供電設(shè)備 (PD)。
圖 3-4 展示了 PSE 電路板的方框圖。該電路板分為四個(gè)子塊:電源、PSE 電路、介質(zhì)轉(zhuǎn)換器和 USB2MDIO 接口。有關(guān)實(shí)施的詳細(xì)信息,請(qǐng)參閱原理圖和相關(guān)文檔。
圖 2-5 PSE 跳線圖 3-5 中顯示了所有跳線和接頭。默認(rèn)設(shè)置如圖所示。跳線 J10 可用于使 SPE PHY 在 1.0Vpp 信號(hào)和 2.4Vpp 信號(hào)之間切換。默認(rèn)設(shè)置將 PHY 配置為 2.4Vpp。
J15 和 J16 兩根跳線可用于斷開 PSE 級(jí)與耦合網(wǎng)絡(luò)的連接。這樣,既可以將 PSE 塊與耦合網(wǎng)絡(luò)結(jié)合使用,也可以將自己的 PSE 實(shí)施方案與板載 SPE PHY 和耦合網(wǎng)絡(luò)結(jié)合使用。此外,這些跳線很適合用于探測(cè) PSE 塊行為而不干擾數(shù)據(jù)信號(hào)。
USB2MDIO 和 PSE 數(shù)字塊具有一個(gè)微控制器并經(jīng)過預(yù)編程。如果需要更新或更改固件,請(qǐng)參閱下圖以了解編程接頭的正確引腳排列。
為了便于探測(cè),PSE 數(shù)字部分和模擬部分間的信號(hào)在一個(gè)連接器上引出。這有助于在出現(xiàn)問題時(shí)調(diào)查正在發(fā)生的情況。圖 3-8 顯示了該連接器的引腳排列。
下表詳細(xì)介紹了 PSE 調(diào)試接頭上的信號(hào)。
| 信號(hào) | 說明 | 正常運(yùn)行、PD 已連接并通電 |
|---|---|---|
|
Imon |
電子保險(xiǎn)絲的輸出,輸出一個(gè)與連接的負(fù)載成正比的電壓 |
0 至 3V |
|
Iset |
電子保險(xiǎn)絲的輸入,可通過電壓設(shè)置電流限制 |
0 至 1V |
|
!Fault |
電子保險(xiǎn)絲的故障輸出 |
3.3V |
|
!SHDN |
已禁用電子保險(xiǎn)絲的輸出 |
3.3V |
|
SCCP_DOUT |
MCU 的輸出,用于發(fā)送 SCCP 數(shù)據(jù) |
0V,上電前通信 |
|
SCCP_DIN |
MCU 的輸入,用于讀取 SCCP 數(shù)據(jù) |
3.3V,上電前通信 |
|
VID_valid |
指示存在有效檢測(cè)電壓 |
0V,上電前短脈沖 |
|
!CS_on |
啟用電流源以進(jìn)行檢測(cè)和分類 |
0V,上電前短脈沖 |
|
MVFS_valid |
指示流向 MCU 的電流 |
3.3V |
|
Prebias_ok |
指示有效預(yù)偏置電流 |
0V,上電前短脈沖 |
|
Prebias_en |
啟用預(yù)偏置/睡眠電壓源 |
0V,上電前短脈沖 |
如果用戶希望修改 PSE 控制器的固件,則可以引出微控制器的額外引腳以用于擴(kuò)展,例如額外的 PSE 端口。圖 3-9 展示了引腳排列。
圖 3-10 顯示了供電設(shè)備是如何構(gòu)建的。該方框圖由與 PSE 類似的塊組成,但包括一個(gè)修改后的電源,并將 PSE 替換為 PD 塊。
圖 2-11 PD 跳線有關(guān)跳線設(shè)置,請(qǐng)參閱圖 3-11。與 PSE 側(cè)類似,按照所示的設(shè)置進(jìn)行配置。J10 可用于選擇 1.0Vpp 而不是 2.4Vpp。跳線 J15 和 J16可用于將 PD 與耦合網(wǎng)絡(luò)分離。跳線 J1 和 J3 可用于斷開 Vout 連接器,并允許添加代替跳線的隔離式電源。
此外,由于涉及微控制器,因此還有編程接頭。USB 2 MDIO 編程接頭與前面提到的電路板的編程接頭完全相同。PD 控制器接頭的引腳排列如圖 3-12 所示。
PD 板支持訪問用于調(diào)試的 SCCP 信號(hào)。圖 3-13 中顯示了該連接器的引腳排列。