ZHCUB87 april 2023 SN75LVPE3410
可通過標準 SMBus 協(xié)議訪問 SN75LVPE3410 內部寄存器。在上電時根據 EQ1_ADDR1 和 EQ0_ADDR0 引腳的配置確定 SMBus 從地址。當內部上電復位信號置為無效后,上電時讀取引腳狀態(tài)。
EQ1_ADDR1 和 EQ0_ADDR0 引腳以及 GAIN、VOD、EN_SMB 和 RX_DET 引腳是 4 級輸入引腳,用于控制器件的配置。這些四電平輸入使用電阻分壓器來幫助設置四個有效電平,如表 1-1 所示。
| 引腳電平 | 引腳設置 |
|---|---|
| L0 | 1k? 至 GND |
| L1 | 13k? 至 GND |
| L2 | 浮點 |
| L3 | 59k? 至 GND |
通過在 EQ0_ADDR0 和 EQ1_ADDR1 引腳上放置外部電阻器搭接,可以為器件分配 16 個唯一的 SMBus 從地址,如表 1-2 所示。當多個 SN75LVPE3410 器件位于同一 SMBus 接口總線上時,每個器件必須配置唯一的 SMBus 從地址。
| EQ1_ADDR1 引腳電平 | EQ0_ADDR0 引腳電平 | 7 位地址 [HEX] | 8 位寫入地址 [十六進制] |
|---|---|---|---|
| L0 | L0 | 0x18 | 0x30 |
| L0 | L1 | 0x19 | 0x32 |
| L0 | L2 | 0x1A | 0x34 |
| L0 | L3 | 0x1B | 0x36 |
| L1 | L0 | 0x1C | 0x38 |
| L1 | L1 | 0x1D | 0x3A |
| L1 | L2 | 0x1E | 0x3C |
| L1 | L3 | 0x1F | 0x3E |
| L2 | L0 | 0x20 | 0x40 |
| L2 | L1 | 0x21 | 0x42 |
| L2 | L2 | 0x22 | 0x44 |
| L2 | L3 | 0x23 | 0x46 |
| L3 | L0 | 0x24 | 0x48 |
| L3 | L1 | 0x25 | 0x4A |
| L3 | L2 | 0x26 | 0x4C |
| L3 | L3 | 0x27 | 0x4E |