ZHCUA64D November 2009 – March 2022 ADS4122 , ADS4125 , ADS4126 , ADS4128 , ADS4129 , ADS4142 , ADS4145 , ADS4146 , ADS4149 , ADS41B25 , ADS41B29 , ADS41B49 , ADS58B18 , ADS58B19
選項 3 用于差分 LVPECL 時鐘。此配置省去了晶體濾波器。該選項使用與選項 2 相同的 EEPROM 配置,但在此例中,ADC 時鐘引腳與 Y1N 和 Y1P 連接。此跳線設置使用時鐘輸出 Y1P 和 Y1N 從 CDCE72010 連接到時鐘 ADC。該配置不建議用于 SNR 關鍵型應用程序。請注意,時鐘頻率不變。頻率與時鐘選項 2 相同。使用此選項的測試結果如圖 2-4 中所示。