ZHCAEH8A June 2019 – September 2024 ADS7056 , LMH6642 , LMH6643 , LMH6643Q-Q1 , LMH6644 , OPA192 , OPA2863 , OPA2863A , OPA365 , OPA863 , OPA863A
| 輸入 | ADC 輸入 | 數字輸出 ADS7056 |
|---|---|---|
| VinMin = 0V | AIN_P = 0V,AIN_M = 0V | 000H 或 010 |
| VinMax = 10V | AIN_P = 3.3V,AIN_M = 0V | FFFH 或 409610 |
| Vcc | AVDD | DVDD |
|---|---|---|
| 12V | 3V | 1.65V |
該設計旨在通過衰減輸入信號以匹配滿量程范圍,從而擴大低功耗 SAR ADC 的輸入范圍。通過調整元件選型部分的值,可實現放大器的不同輸入電壓范圍和 ADC 的滿量程范圍。該設計中的輸入信號首先由 OPA192 高壓精密放大器進行緩沖,用于避免信號源阻抗產生增益誤差。然后,OPA192 器件輸出端的電阻分壓器用于衰減信號,然后信號再次由 OPA365 器件進行緩沖。該寬帶寬放大器支持在 2.5MSPS 的最大采樣速率下使用 ADS7056 器件。此電路方案適用于測試和測量、電器 和工廠自動化與控制 應用。一般來說,此電路可用于電壓較高的信號需要與低壓單端 ADC 連接的大多數應用。

| 規格 | 目標值 | 計算值 | 仿真值 |
|---|---|---|---|
| 瞬態 ADC 輸入穩定性 | < 0.5 × LSB = 91.5μV | 16μV | |
| 帶寬 | > 5MHz | 8.09MHz | 7.04MHz |
| 噪聲 | < 0.5 × LSB | 20.85μVRMS | 22.74μVRMS |



下圖展示了 0V 至 10V 輸入的線性輸出響應。該圖顯示了性能在接近 AVDD 和接地時都有所下降。這是由于元件選型 部分中放大器的線性范圍所致。為了提高這些極端條件下的性能,可以調整電源,使兩個放大器的線性范圍都處于 ADC 的滿量程范圍內。

在 –3dB 點,模擬的帶寬近似為 7MHz。帶寬受限于 OPA192 器件和 RC 電荷桶電路(Rfilt 和 Cfilt)。如以下公式所示,RC 電路的帶寬為 8.2MHz。OPA192 器件具有 10MHz 的帶寬,這也會影響電路的總體帶寬。所選的帶寬目標是采樣頻率的兩倍,以便確保能夠適當地穩定。


以下仿真顯示了趨穩至 9V 直流輸入信號的情況。這種類型的仿真表明采樣保持反沖電路已正確選擇到 ? LSB (91.5μV) 范圍內。請參閱 SAR ADC 前端元件選型簡介 視頻,了解有關此主題的詳細理論。

本部分詳細介紹如何使用簡化的噪聲計算方法進行粗略估算。OPA192 的噪聲通過電阻分壓器進行衰減,如下所示:

電阻分壓器噪聲:

OPA365 噪聲密度:

總噪聲:

注意,計算值與仿真值之間匹配良好。請參閱計算 ADC 系統的總噪聲 視頻,了解有關此主題的詳細理論。

該性能是在 ADS7056EVM 的修改版本上以 2kHz 輸入正弦波測得的。交流性能顯示 SNR = 74.4dB 且 THD = –84.07dB,這與該 ADC 的額定性能(SNR = 74.9dB 且 THD = –85dB)非常匹配。此測試是在室溫下進行的。有關此主題的更多詳細信息,請參閱頻域簡介。
| 參數 | 數據表規格(典型值) | 測量結果 |
|---|---|---|
| SNR | 74.9dB | 74.4dB |
| THD | -85dB | -84.07dB |

| 器件 | 主要特性 | 鏈接 | 其他可能的器件 |
|---|---|---|---|
| ADS7056 | 14 位分辨率,SPI,2.5Msps 采樣速率,單端輸入,AVDD/VREF 輸入范圍為 2.35V 至 3.6V,DVDD 為 1.65V 至 3.6V。 | 具有 SPI 的 14 位 2.5MSPS 超低功耗、超小型 SAR ADC | 精密 ADC |
| OPA192 | 8kHz 帶寬,軌到軌輸出,450nA 電源電流,單位增益穩定 | 高電壓、軌到軌輸入/輸出、5μV、0.2μV/°C、精密運算放大器 | 運算放大器 |
| OPA365 | 50MHz 帶寬,軌到軌輸出,零交叉,低失調電壓 100μV,低噪聲 4.5nV/√Hz,壓擺率 25V/μ s | 2.2V、50MHz 低噪聲單電源軌到軌運算放大器 |
德州儀器 (TI),SBAA371 源文件,工具支持