ZHCADE3 November 2023 DP83TC812R-Q1 , DP83TD510E , DP83TG720R-Q1 , LMK1C1103 , LMK1C1104 , LMK5B12204 , LMK6C
使用振蕩器或時鐘緩沖器作為時鐘源通常意味著使用的連接是單端信號。這意味著時鐘信號 IC 的驅動器和接收器需要在所用端口上具有定義的阻抗。對于振蕩器和時鐘緩沖器,CMOS 輸出的驅動器阻抗通常為 50Ω。考慮到這一點,現在還必須考慮時鐘緩沖器或 IC 時鐘的接收器電路的阻抗。該輸入電路通常是高阻抗電路,這意味著在時鐘輸入電路處的時鐘布線上進行串聯端接是確保布線正確端接的好做法。
對于潛在的較長布線時,應為 PCB 定義該布線以確保 PCB 布線的 50Ω 阻抗匹配,這將減少振鈴效應。
如果添加額外的端接是合理的,那么實現電路所需的布線長度也會對其產生影響。單端信號的這種端接有一些典型方法,如圖 2-16 和圖 2-17 所示。
圖 2-18 是一個說明如何使用串聯和并聯端接將 50Ω 布線端接至高阻抗輸入的示例。
這里要記住的另一點是,確保時鐘緩沖器的電壓電平適合所用 PHY 和 MAC 器件的輸入電壓電平,還可能需要對緩沖器的電壓電平進行分壓。這可以通過電容或電阻分壓器來實現。在圖 2-18 中,將電阻器和電容器放置在 PCB 中,因為它們應該放置在 PCB 中。
此處需要記住的一個主題是,此電路使用的典型值包括以下值:
然后可以使用 EMI 實驗中的測量來細化這些值,以定義理想選擇。