ZHCABZ7C October 2015 – April 2024 DP83867CR , DP83867CS , DP83867E , DP83867IR , DP83867IS
在某些情況下,電路板上的其他器件(例如,MAC)可能會意外地拉動或驅(qū)動這些引腳。確認這些信號處于數(shù)據(jù)表中所述的目標電壓范圍內(nèi)。可在上電期間以及上電后 RESET_N 信號有效時進行測量。
配置 (strap) 鎖存過程發(fā)生在上電過程中。鎖存事件通常發(fā)生在 VDD 上拉后的 200ms 內(nèi)。
為了進一步確認,可以從寄存器中讀取配置 (strap) 值。這些值可在寄存器 0x006E (STRAP_STS1) 和寄存器 0x006F (STRAP_STS2) 中找到。節(jié) 3.8.2