ZHCSLA9H April 1997 – October 2024 UC1842 , UC1843 , UC1844 , UC1845 , UC2842 , UC2843 , UC2844 , UC2845 , UC3842 , UC3843 , UC3844 , UC3845
PRODUCTION DATA
圖 5-1 D、JG 和 P 封裝 8 引腳 SOIC、CDIP 和 PDIP 頂視圖
圖 5-3 FK 封裝20 引腳 LCCC頂視圖
圖 5-2 D 和 W 封裝 14 引腳 SOIC 和 CFP 頂視圖| 引腳 | 類型(1) | 說(shuō)明 | |||
|---|---|---|---|---|---|
| 名稱 | SOIC、CDIP、PDIP (8) |
SOIC、CFP (14) |
LCCC (20) |
||
| COMP | 1 | 1 | 2 | O | 誤差放大器補(bǔ)償引腳。將外部補(bǔ)償元件連接到此引腳,以修改誤差放大器輸出。誤差放大器內(nèi)部有電流限制,因此,用戶可以通過(guò)外部將 COMP 強(qiáng)制為 GROUND 來(lái)控制零占空比。 |
| 接地 | 5 | 9 | 13 | G | 模擬地。對(duì)于沒(méi)有 PWRGND 的器件封裝,GROUND 既可以作為電源地,也可以作為模擬地。 |
| PWRGND | — | 8 | 12 | G | 電源地。對(duì)于沒(méi)有 PWRGND 的器件封裝,GROUND 既可以作為電源地,也可以作為模擬地 |
| ISENSE | 3 | 5 | 7 | I | 初級(jí)側(cè)電流檢測(cè)引腳。連接到電流檢測(cè)電阻器。PWM 使用該信號(hào)終止 OUTPUT 開(kāi)關(guān)的導(dǎo)通。電壓斜坡可應(yīng)用于該引腳,以通過(guò)電壓模式控制配置運(yùn)行器件。 |
| NC | — | 2、4、6、13 | 1、3、4、6、8、9、11、14、16、19 | — | 不連接 |
| OUTPUT | 6 | 10 | 15 | O | OUTPUT 是外部 MOSFET 的柵極驅(qū)動(dòng)器。OUTPUT 是片上驅(qū)動(dòng)器級(jí)的輸出,旨在直接驅(qū)動(dòng) MOSFET 。峰值電流高達(dá) 1A,由該引腳提供和灌入。當(dāng) VCC 低于導(dǎo)通閾值時(shí),OUTPUT 主動(dòng)保持為低電平。 |
| RT/CT | 4 | 7 | 10 | I/O | 固定頻率振蕩器設(shè)定點(diǎn)。從該引腳將計(jì)時(shí)電阻器 RRT 連接到 VREF 并將計(jì)時(shí)電容器 CCT 連接到 GROUND,以設(shè)置開(kāi)關(guān)頻率。為了獲得最佳性能,保持計(jì)時(shí)電容器引線盡可能短且直接連接到器件 GROUND。如果可能,為計(jì)時(shí)電容器和所有其他功能使用單獨(dú)的接地走線。 可使用以下公式估算振蕩器的頻率: 方程式 1. ![]() 其中,fOSC 的單位為赫茲,RRT 的單位為歐姆,CCT 的單位為法拉。切勿使用小于 5kΩ 的計(jì)時(shí)電阻器。在高達(dá) 100% 的占空比下,UCx842 和 UCx843 的 OUTPUT 柵極驅(qū)動(dòng)器的頻率 fSW 等于 fOSC;在高達(dá) 50% 的占空比下,UCx844 和 UCx845 的頻率等于 fOSC 頻率的一半。 |
| VC | — | 11 | 17 | I | 輸出柵極驅(qū)動(dòng)器的偏置電源輸入。對(duì)于沒(méi)有該引腳的 PWM 控制器,柵極驅(qū)動(dòng)器從 VCC 引腳實(shí)現(xiàn)偏置。VC 必須有一個(gè)旁路電容器,其電容比設(shè)計(jì)中使用的主開(kāi)關(guān) FET 的柵極電容至少大 10 倍。 |
| VCC | 7 | 12 | 18 | I | 為器件供電的模擬控制器偏置輸入。總 VCC 電流是靜態(tài) VCC 電流和平均 OUTPUT 電流的總和。已知開(kāi)關(guān)頻率和 MOSFET 柵極電荷 Qg,可以根據(jù)以下公式計(jì)算平均 OUTPUT 電流: 方程式 2. ![]() 該引腳上需要一個(gè)旁路電容器,通常為 0.1μF,直接連接到 GROUND,并具有最小的布線長(zhǎng)度。VCC 上也需要有一個(gè)附加旁路電容器,其電容比設(shè)計(jì)中使用的主開(kāi)關(guān) FET 的柵極電容至少大 10 倍。 |
| VFB | 2 | 3 | 5 | I | 內(nèi)部誤差放大器的反相輸入。VFB 用于控制電源轉(zhuǎn)換器電壓反饋環(huán)路以實(shí)現(xiàn)穩(wěn)定性。 |
| VREF | 8 | 14 | 20 | O | 5V 基準(zhǔn)電壓。VREF 用于通過(guò)計(jì)時(shí)電阻器向振蕩器計(jì)時(shí)電容器提供充電電流。使用盡可能靠近引腳連接的陶瓷電容器將 VREF 旁路至地,這對(duì)于基準(zhǔn)穩(wěn)定性非常重要。要求陶瓷電容器的最小值為 0.1μF。VREF 上的外部負(fù)載需要額外的 VREF 旁路。 |