ZHCSYE0 June 2025 TXG8122-Q1
ADVANCE INFORMATION
| 參數 | 測試條件 | 自然通風工作溫度范圍 (TA) | 單位 | |||
|---|---|---|---|---|---|---|
| -40°C 至 125°C | ||||||
| 最小值 | 典型值 | 最大值 | ||||
| VILT1 | 電壓輸入閾值低 (SDA1 和 SCL1) |
481 | 606 | mV | ||
| VIHT1 | 電壓輸入閾值高 (SDA1 和 SCL1) |
528 | 663 | mV | ||
| VHYST1 | 電壓輸入遲滯 | VIHT1 - VILT1 | 45 | mV | ||
| VOL1 | 低電平輸出電壓 (SDA1 和 SCL1) |
0.5mA ≤ (ISDA1 和 ISCL1) ≤ 3.5mA | 768 | mV | ||
| ΔVOIT1 | 低電平輸出電壓至高電平輸入電壓閾值差異(SDA1 和 SCL1) | 0.5mA ≤ (ISDA1 和 ISCL1) ≤ 3.5mA | 51 | mV | ||
| VILT2 | 電壓輸入閾值低 (SDA2 和 SCL2) |
0.34 x VCC2 | 0.35 x VCC2 | V | ||
| VIHT2 | 電壓輸入閾值高 (SDA2 和 SCL2) |
0.47 x VCC2 | 0.48 x VCC2 | V | ||
| VHYST2 | 電壓輸入遲滯 | VIHT2 - VILT2 | 0.13 x VCC2 | V | ||
| VOL2 | 低電平輸出電壓 | 0.5mA ≤ (ISDA1 和 ISCL1) ≤ 30mA | 0.23 | V | ||
| II(側 1) | 輸入漏電流 (SDA1、SCL1) |
VSDA1、VSCL1 = VCC1 = 5.5V | 0.71 | μA | ||
| II(側 2) | 輸入漏電流 (SDA2、SCL2) |
VSDA2、VSCL2 = VCC2 = 5.5V | 0.42 | μA | ||
| Ci | 本地接地輸入電容 | VI = 0.4 × sin (2E6*πt) + VDDx / 2 | 6 | pF | ||
| CGND | 接地間的電容 | 所有通道組合在一起(VCC 兩側都加電) | 44 | pF | ||
| 所有通道組合在一起(VCC 至 GND 短接) | 54 | pF | ||||
| 漏電流 | GndA 至 GndB 之間的漏電流 | 所有通道組合在一起(VCC 至 GND 短接) | 0.05 | 1.85 | μA | |
| 所有通道組合在一起(VCC 兩側都加電,輸入全部為高電平) | 0.06 | 1.85 | μA | |||
| 所有通道組合在一起(VCC 兩側都加電,輸入全部為低電平) | 32 | 43 | μA | |||
| CMTI | 共模瞬態抗擾度 | 輸入靜態 接地漂移最高 80V |
0.5 | kV/μs | ||
| VUVLO+ | 正向欠壓鎖定電壓 | 側 1 | 2.9 | V | ||
| 側 2 | 2.25 | V | ||||
| VUVLO- | 負向欠壓鎖定電壓 | 側 1 | 2.3 | V | ||
| 側 2 | 1.7 | V | ||||
| VUVLO_Hys | 欠壓鎖定遲滯 | 側 1 | 60 | mV | ||
| 側 2 | 60 | mV | ||||