ZHCSRH0A October 2024 – June 2025 TPSM82916
PRODUCTION DATA
該器件具有電源正常輸出。FB 引腳電壓高于標(biāo)稱(chēng)電壓的 95% 后,PG 引腳會(huì)變?yōu)楦咦钁B(tài);電壓低于標(biāo)稱(chēng)電壓的 90%(典型值)時(shí),PG 引腳會(huì)被驅(qū)動(dòng)為低電平。表 6-2 展示了典型 PG 引腳邏輯。PG 引腳是開(kāi)漏輸出,其額定灌電流不超過(guò) 10mA。電源正常輸出需要使用一個(gè)連接到任何低于 18V 的電壓軌的上拉電阻器。通過(guò)將 PG 信號(hào)連接到其他模塊的 EN 引腳,可以使用 PG 信號(hào)對(duì)多個(gè)電源軌進(jìn)行時(shí)序控制。如不使用,PG 引腳既可以保持懸空狀態(tài),也可以連接到 GND。PG 在變?yōu)榈碗娖街巴ǔ>哂?8μs 的抗尖峰脈沖時(shí)間。
| 器件狀態(tài) | PG 邏輯狀態(tài) | ||
|---|---|---|---|
| 高阻抗 | 低電平 | ||
| 啟用(EN/SYNC = 高電平) | VFB ≥ VPG | √ | |
| tPG 之后 VFB < VPG | √ | ||
| 關(guān)斷(EN/SYNC = 低電平) | √ | ||
| UVLO | 0.7V < VIN < VUVLO | √ | |
| 熱關(guān)斷 | TJ > TJSD | √ | |
| 電源移除 | VIN < 0.7V | √ | |