ZHCSVV3B April 2024 – April 2025 TPS7H4011-SEP , TPS7H4011-SP
PRODMIX
如果模式引腳 SYNCM 連接到 AVDD(AVDD 是 LDOCAP 引腳的輸出電壓),則將 TPS7H4011 配置為外部時鐘模式。在此模式下,時鐘在 SYNC1 上輸入,TPS7H4011 開關將與 SYNC1 輸入同步。SYNC1 的極性由 SYNC2 配置。如果 SYNC2 = AVDD,TPS7H4011 器件將與 SYNC1 同相切換。如果 SYNC2 = GND,TPS7H4011 器件將與 SYNC1 180° 異相切換。
在外部時鐘模式下,RT 可保持懸空,因為無需使用 RT 與 GND 之間的電阻器編程開關頻率。但是,如果輸入時鐘不可用(例如在時鐘提供給 TPS7H4011 器件之前或時鐘發生故障期間),則必須配置 RT 與 GND 之間的電阻(如節 8.3.7.1 所示),以實現回退默認開關頻率。如果在此模式下填充 RT,并且在 tCLK_E_I(通常為 2 個時鐘周期)內未檢測到外部時鐘信號,則 TPS7H4011 將轉換為內部時鐘。圖 8-8 展示了這種情況。如果再次提供外部時鐘,它將在 tCLK_I_E 內切換回外部時鐘(通常為 1 個時鐘周期)。圖 8-9 展示了這種情況。使用此配置時,應將內部時鐘頻率編程為與外部時鐘頻率相同的標稱值。
外部時鐘可由振蕩器、FPGA 或其他合適的器件提供。或者,外部時鐘也可由另一個配置為內部振蕩器模式的 TPS7H4011 器件提供。節 8.3.7.3 詳述了此配置。