ZHCSNZ3E January 2023 – October 2025 TPS62870 , TPS62871 , TPS62872 , TPS62873
PRODUCTION DATA
PG 引腳的主要用途是指示輸出電壓是否處于穩壓狀態,但該引腳也指示器件是否處于熱關斷或禁用狀態。表 7-7 總結了獨立器件或主器件中 PG 引腳的行為。
| VIN | EN | VOUT | 軟啟動 | PGBLNKDVS | TJ | PG |
|---|---|---|---|---|---|---|
| VIN < 2V | X | X | X | X | X | 未定義 |
| VIT-(UVLO) ≥ VIN ≥ 2V | X | X | X | X | X | 低 |
| VIT-(OVLO) > VIN > VIT+(UVLO) | L | X | X | X | X | 低 |
| H | X | 有效 | X | X | 低 | |
| VOUT > VT+(OVP) 或 VOUT < VT-(UVP) | 無效 | 0 | X | 低 | ||
| 1 (DVS 未激活) |
X | 低 | ||||
| X | 1 (DVS 激活) |
TJ < TSD | 高阻態 | |||
| VT-(OVP) > VOUT > VT+(UVP) | X | 高阻態 | ||||
| X | X | X | TJ > TSD | 低 | ||
| VIN > VIT+(OVLO) | X | X | X | X | X | 低 |
圖 7-13 展示了獨立器件或主器件中電源正常狀態指示功能的功能方框圖。窗口比較器監視輸出電壓,如果輸出電壓小于標稱輸出電壓的 95%(典型值)或大于標稱輸出電壓的 105%(典型值),則比較器的輸出變為高電平。窗口比較器的輸出經過抗尖峰脈沖處理(典型的抗尖峰脈沖時間為 40μs),然后用于驅動開漏 PG 引腳。
如果發生輸出欠壓或過壓事件,器件會分別在 STATUS 寄存器中設置 PBUV 或 PBOV 位。當電源不良條件不再出現時,如果您讀取 STATUS 寄存器,會發現器件已清除 PBOV 和 PBUV 位。
在 DVS 工作期間,窗口比較器的電壓基準會跟隨斜坡輸出電壓設定點變化。在 FPWM 模式下啟用 DVS 時、PG 通常不會變為低電平,因為該器件會主動向上或向下驅動輸出電壓以跟隨 DVS 斜坡變化。在省電模式下,如果沒有足夠的負載來足夠快地下拉輸出電壓以保持在窗口比較器的限制范圍內,PG 會在斜降時變為低電平。在 FPWM 和省電模式下,設置 CONTROL3 寄存器中的 PGBLNKDVS = 1 會強制器件在 DVS 斜升時間(由 CONTROL1 寄存器中的 VRAMP[1:0] 位設置)內忽略電源正常窗口比較器的輸出,從而使 PG 引腳保持高阻抗。DVS 時間過后,PG 會再次反映窗口比較器的輸出。
請注意,在以下情況下,無論窗口比較器的輸出如何,PG 引腳始終處于低電平:
可以在 PG 引腳上添加一個小型 RC 濾波器(例如 1kΩ + 10pF),濾除高頻信號。