ZHCSQQ3A March 2024 – September 2024 TPS1213-Q1
PRODUCTION DATA
| 引腳 | 類型(1) | 說明 | |
|---|---|---|---|
| 名稱 | 編號 | ||
| EN/UVLO | 1 | I | EN/UVLO 輸入。此引腳上的電壓高于 V(ENR) 將實現正常運行。如果 EN/UVLO 低于 V(ENF),則柵極驅動器將關閉,且 FLT 將置為低電平有效。 強制此引腳低于 V(ENF) (0.3V) 可關斷器件,從而降低靜態電流。(可選)通過電阻分壓器連接到輸入電源以設置欠壓鎖定。 當 EN/UVLO 保持懸空時,100nA 的內部下拉會將 EN/UVLO 拉至低電平并使器件保持關斷狀態。 |
| LPM | 2 | I | 低功耗模式輸入。當被驅動為高電平時,器件將進入工作模式。當被驅動為低電平時,器件將進入低功耗模式。 LPM 具有下拉至 GND 的 100nA 內部弱下拉,可在 LPM 懸空時使 G2 保持高電平。 |
| INP | 3 | I | 用于外部 FET 控制的輸入信號。對 GND 的 CMOS 兼容輸入基準,可設置 G1PD 和 G1PU 引腳的狀態。 INP 具有下拉至 GND 的 100nA 內部弱下拉,可在 INP 懸空時使 G1PD 拉至 SRC。 |
| WAKE | 4 | O | 開漏喚醒輸出。當器件進入工作模式時(當 LPM 被驅動為高電平或當發生負載喚醒事件時),此引腳將置為低電平有效。 |
| FLT | 5 | O | 開漏故障輸出。在短路故障、電荷泵 UVLO、輸入 UVLO 和 SCP 比較器診斷期間,此引腳將置為低電平有效。如果不需要 FLT 功能,請將其連接到 GND。 |
| GND | 6 | G | 將 GND 連接到系統地。 |
| CS_SEL | 7 | — | 保留供將來使用。連接至 GND。 |
| ISCP/LWU | 8 | I | 短路檢測和負載喚醒閾值設置。 工作模式期間(LPM = 高電平)G1 的 SCP 控制以及低功耗模式期間(LPM = 低電平)G2 的負載喚醒控制。 |
| TMR | 9 | I | 故障計時器輸入。TMR 引腳與 GND 之間的電容器可設置故障關斷時間。保持開路將獲得最快的設置 (< 10μs)。將 ISCP/LWU 和 TMR 引腳連接到 GND 將禁用過流保護。 |
| SCP_TEST | 10 | I | 內部短路比較器 (SCP) 診斷輸入。 如果在 INP 拉至高電平的情況下將 SCP_TEST 驅動為低電平至高電平,則會檢查內部 SCP 比較器的運行情況。如果 SCP 比較器正常運行,則 FLT 變為低電平,而 G1PD 被拉至 SRC。如果不需要此功能,請將 SCP_TEST 引腳連接到 GND。 SCP_TEST 具有下拉至 GND 的 100nA 內部弱下拉。 |
| G2 | 11 | O | 低功耗模式 FET 柵極驅動輸出。它具有 165μA 上拉電流和 2A 灌電流能力 |
| BST | 12 | O | 高側自舉電源。必須在此引腳和 SRC 之間連接一個最小值超過外部 FET Qg(tot) 的外部電容器。 |
| SRC | 13 | O | 外部 FET 的源極連接。 |
| G1PD | 14 | O | 大電流柵極驅動器下拉。此引腳下拉至 SRC。為了實現最快的關斷,請將此引腳直接連接到外部高側 MOSFET 的柵極。 |
| G1PU | 15 | O | 大電流柵極驅動器上拉。此引腳上拉至 BST。將此引腳連接到 G1PD 可獲得最大柵極驅動轉換速度。在此引腳和外部 MOSFET 的柵極之間可以連接一個電阻器來控制開通期間的浪涌電流。 |
| CS– | 17 | I | 電流檢測負輸入。 |
| CS+ | 18 | I | 電流檢測正輸入。 |
| N.C | 19 | — | 無連接。 |
| VS | 20 | P | 控制器的電源引腳。 |