ZHCSYG8A June 2025 – August 2025 TPD4S480-Q1
PRODUCTION DATA
| 引腳 | 類型(1) | 說明 | |
|---|---|---|---|
| 編號 | 名稱 | ||
| 12 | CC1 | I/O | CC1 OVP FET 的系統(tǒng)側(cè)。連接到 CC/PD 控制器的任一 CC 引腳。 |
| 11 | CC2 | I/O | CC2 OVP FET 的系統(tǒng)側(cè)。連接到 CC/PD 控制器的任一 CC 引腳。 |
| 4 | C_CC1 | I/O | CC1 OVP FET 的連接器側(cè)。連接到 USB Type-C 連接器的任一 CC 引腳。 |
| 5 | C_CC2 | I/O | CC2 OVP FET 的連接器側(cè)。連接到 USB Type-C 連接器的任一 CC 引腳。 |
| 1 | C_SBU1 | I/O | SBU1 OVP FET 的連接器側(cè)。連接到 USB Type-C 連接器的任一 SBU 引腳。或者,連接到 USB Type-C 連接器的任一 USB2.0 引腳,以保護 USB2.0 引腳而不是 SBU 引腳。 |
| 2 | C_SBU2 | I/O | SBU2 OVP FET 的連接器側(cè)。連接到 USB Type-C 連接器的任一 SBU 引腳。或者,連接到 USB Type-C 連接器的任一 USB2.0 引腳,以保護 USB2.0 引腳而不是 SBU 引腳。 |
| 15 | SBU1 | I/O | SBU1 OVP FET 的系統(tǒng)側(cè)。連接到 SBU 多路復(fù)用器的任一 SBU 引腳。或者,在保護 USB2.0 引腳而不是保護 SBU 引腳時,連接到 USB2.0 PHY 的任一 USB2.0 引腳。 |
| 14 | SBU2 | I/O | SBU2 OVP FET 的系統(tǒng)側(cè)。連接到 SBU 多路復(fù)用器的任一 SBU 引腳。或者,在保護 USB2.0 引腳而不是保護 SBU 引腳時,連接到 USB2.0 PHY 的任一 USB2.0 引腳。 |
| 7 | RPD_G1 | I/O | 如果需要無電電池電阻器,則短接至 C_CC1。如果不需要無電電池電阻器,則將引腳短接至 GND。 |
| 6 | RPD_G2 | I/O | 如果需要無電電池電阻器,則短接至 C_CC2。如果不需要無電電池電阻器,則將引腳短接至 GND。 |
| 9 | FLT | O | 用于故障報告的開漏輸出。 |
| 8、13、18 | GND | GND | 接地 |
| 3 | VBIAS | P | 用于 ESD 支持電容器的引腳。在該引腳與接地之間連接一個 0.1μF 電容器。 |
| 10 | VPWR | P | 2.7V 至 4.5V 電源。 |
| 20 | VBUS | I | EPR VBUS 分壓器的輸入。連接到 USB-C 插座 VBUS 引腳。 |
| 19 | VBUS_LV | O | EPR VBUS 分壓器的輸出。當(dāng) EPR_EN 置為有效時,VBUS_LV 是由 VBUS 分壓得到的電壓。當(dāng) EPR_EN 置為無效時,VBUS_LV 等于 VBUS。 |
| 16 | EPR_EN | I | EPR 模式使能輸入。當(dāng)置為有效時,EPR_BLK_G 被禁用,VBUS_LV 由 VBUS 分壓而得。 |
| 17 | EPR_BLK_G | O | 柵極驅(qū)動器輸出至可選 VBUS 阻斷 FET。FET 在 SPR 模式下啟用,并在 EPR 模式下禁用。 |
| - | 散熱焊盤 | GND | 在內(nèi)部連接到 GND。用作散熱器。連接至 PCB GND 平面 |