表 7-1 器件邏輯表(1)(2)(3)(4)(5)(6)(7)
| 輸入 |
輸出 |
| D0 |
D1 |
... |
D15 |
LE |
CLR |
SW0 |
SW1 |
... |
SW15 |
| 0 |
— |
... |
— |
L |
L |
OFF |
— |
... |
— |
| 1 |
— |
— |
L |
L |
ON |
— |
— |
| — |
0 |
— |
L |
L |
— |
OFF |
— |
| — |
1 |
— |
L |
L |
— |
ON |
— |
| — |
— |
— |
L |
L |
— |
— |
— |
| — |
— |
— |
L |
L |
— |
— |
— |
| — |
— |
0 |
L |
L |
— |
— |
OFF |
| — |
— |
1 |
L |
L |
— |
— |
ON |
| X |
X |
X |
X |
H |
L |
保持先前狀態 |
| X |
X |
X |
X |
X |
H |
OFF |
OFF |
OFF |
OFF |
(1) 所有 16 個開關均獨立運行。
(2) 串行數據在 CLK 信號的上升沿傳入。數據在 DIN 引腳移入,最高有效位 (MSB) 優先。
(3) 開關將在 LE 引腳的上升沿保持其當前狀態。當 LE 引腳為高電平時,移位寄存器的更新不再改變 16 個開關的狀態,直至 LE 引腳再次變為低電平。當 LE 為低電平時,移位寄存器數據流經鎖存器。
(4) 如果 LE 引腳為高電平,則移位寄存器時鐘對開關狀態沒有影響。
(5) DOUT 是 16 位移位寄存器的數據輸出引腳,用于以菊花鏈形式將多個多路復用器連接在一起。它是由 16 個時鐘周期移位的 DIN 時鐘數據。
(6) CLR 輸入將覆蓋所有其他輸入。
(7) 當 LE = H 或 CLR = H 時,如果 CLK 引腳仍接收到有效時鐘信號,則 DIN 仍將起作用并將數據輸入至移位寄存器,DOUT 仍將輸出移位寄存器上的內容。不過,當 LE = H 或 CLR = H 時,模擬開關的狀態不再取決于移位寄存器的內容,而是根據此邏輯表獲取狀態。