ZHCSCX9 October 2014 RM41L232
PRODUCT PREVIEW Information. Product in design phase of development. Subject to change or discontinuance without notice.
| 縮寫 | 全名 |
|---|---|
| MibADC | 多緩沖模擬數(shù)字轉(zhuǎn)換器 |
| CCM-R4 | CPU 比較模塊 – Cortex-R4 |
| CRC | 循環(huán)冗余校驗(yàn) |
| DCAN | 控制器局域網(wǎng) |
| DCC | 雙時(shí)鐘比較器 |
| ESM | 錯(cuò)誤信令模塊 |
| GIO | 通用輸入/輸出 |
| HTU | 高端定時(shí)器傳輸單元 |
| LIN | 本地互連網(wǎng)絡(luò) |
| MibSPI | 多緩沖串行外設(shè)接口 |
| N2HET | 平臺(tái)高端定時(shí)器 |
| RTI | 實(shí)時(shí)中斷模塊 |
| SCI | 串行通信接口 |
| SPI | 串行外設(shè)接口 |
| VIM | 矢量中斷管理器 |
多緩沖模數(shù)轉(zhuǎn)換器 (MibADC) 有一個(gè)用于其模擬電路的獨(dú)立電源總線,此電源總線通過(guò)防止邏輯電路上的數(shù)字開關(guān)噪聲(可能出現(xiàn)在 VSS和 VCC上)耦合進(jìn)入模數(shù)轉(zhuǎn)換模擬級(jí)來(lái)提高模數(shù)轉(zhuǎn)換的性能。 所有模數(shù)轉(zhuǎn)換技術(shù)規(guī)范相對(duì)于 ADREFLO指定,除非另外注明。
| 說(shuō)明 | 值 |
|---|---|
| 分辨率 | 12位 |
| 單片 | 保證 |
| 輸出轉(zhuǎn)換代碼 | 00h 到 FFFh [00 表示 VAI ≤ ADREFLO;FFF 表示 VAI ≥ ADREFHI] |
ADC 模塊支持 3 個(gè)轉(zhuǎn)換組:事件組,組 1,組 2。 這 3 個(gè)組中的每一個(gè)可被配置為由硬件事件觸發(fā)。 在這個(gè)情況下,應(yīng)用能夠從將被用來(lái)觸發(fā)一個(gè)組的轉(zhuǎn)換的 8 個(gè)事件源中選擇事件源。
| 事件編號(hào) | 源選擇位 用于 G1、G2 或事件 (G1SRC[2:0]、G2SRC[2:0] 或 EVSRC[2:0]) |
觸發(fā) |
|---|---|---|
| 1 | 000 | ADEVT |
| 2 | 001 | N2HET[8] |
| 3 | 010 | N2HET[10] |
| 4 | 011 | RTI 比較 0 中斷 |
| 5 | 100 | N2HET[12] |
| 6 | 101 | N2HET[14] |
| 7 | 110 | N2HET[17] |
| 8 | 111 | N2HET[19] |
NOTE
對(duì)于 ADEVT,N2HET 觸發(fā)源,到 MibSPI2 模塊觸發(fā)輸入的連接來(lái)自輸入緩沖器的輸出一側(cè)。 用這種方法,或者通過(guò)將功能配置為墊上的輸出,或者通過(guò)驅(qū)動(dòng)來(lái)自一個(gè)作為輸入的外部觸發(fā)源的功能,一個(gè)觸發(fā)條件可被生成。如果復(fù)用控制器模塊被用于選擇不同的功能性,而不是 ADEVT 或 N2HET[x],那么從觸發(fā)轉(zhuǎn)換中禁用這些信號(hào)時(shí)應(yīng)該小心;在輸入連接上沒(méi)有復(fù)用。
NOTE
對(duì)于 RTI 比較 0 中斷源,從 RTI 模塊的輸出直接連接。 也就是說(shuō),中斷條件可被用作一個(gè)觸發(fā)源,即使實(shí)際的中斷并未傳送給 CPU 也是這樣。
| 參數(shù) | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|
| ADREFHI | 模數(shù)高電壓基準(zhǔn)源 | ADREFLO | VCCAD | V |
| ADREFLO | 模數(shù)低電壓基準(zhǔn)源 | VSSAD | ADREFHI | V |
| VAI | 模擬輸入電壓 | ADREFLO | ADREFHI | V |
| IAIC | 模擬輸入鉗位電流 (VAI<VSSAD-0.3 或 VAI>VCCAD+0.3) |
-2 | 2 | mA |
| 參數(shù) | 說(shuō)明/條件 | 最小值 | 類型 | 最大值 | 單位 | ||
|---|---|---|---|---|---|---|---|
| R復(fù)用 | 模擬輸入多路復(fù)用接通電阻 | 請(qǐng)參閱Figure 6-1 | 95 | 250 | Ω | ||
| Rsamp | ADC 采樣開關(guān)導(dǎo)通電阻 | 請(qǐng)參閱Figure 6-1 | 60 | 250 | Ω | ||
| C復(fù)用 | 輸入多路復(fù)用電容 | 請(qǐng)參閱Figure 6-1 | 7 | 16 | pF | ||
| Csamp | ADC 采樣電容 | 請(qǐng)參閱Figure 6-1 | 8 | 13 | pF | ||
| IAIL | 模擬關(guān)閉狀態(tài)輸入泄露漏電流 | VCCAD = 3.6V 最大值 | VSSAD < VIN < VSSAD + 100mV | -300 | -1 | 200 | nA |
| VSSAD+100mV<VIN<VCCAD-200mV | -200 | -0.3 | 200 | nA | |||
| VCCAD-200mV<VIN<VCCAD | -200 | 1 | 500 | nA | |||
| IAOSB | 模擬導(dǎo)通狀態(tài)輸入偏置電流 | VCCAD = 3.6V 最大值 | VSSAD < VIN < VSSAD + 100mV | -8 | 2 | µA | |
| VSSAD+100mV<VIN<VCCAD-200mV | -4 | 2 | µA | ||||
| VCCAD-200mV<VIN<VCCAD | -4 | 12 | µA | ||||
| IADREFHI | ADREFHI輸入電流 | ADREFHI=VCCAD,ADREFLO=VSSAD | 3 | mA | |||
| ICCAD | 靜態(tài)電源電流 | 正常運(yùn)行模式 | 請(qǐng)參閱Section 4.7 | mA | |||
| 斷電模式中的 ADC 內(nèi)核 | 5 | µA | |||||
Figure 6-1 MibADC 輸入等效電路
| 參數(shù) | 最小值 | 標(biāo)稱值 | 最大值 | 單位 | |
|---|---|---|---|---|---|
| tc(ADCLK)(2) | 周期,MibADC 時(shí)鐘 | 33 | ns | ||
| td(SH)(3) | 延遲時(shí)間,采樣和保持時(shí)間 | 200 | ns | ||
| td(PU-ADV) | 從 ADC 加電到可以對(duì)輸入進(jìn)行首次采樣的延遲時(shí)間 | 1 | µs | ||
| 12 位模式 | |||||
| td(C) | 延遲時(shí)間,轉(zhuǎn)換時(shí)間 | 400 | ns | ||
| td(SHC)(1) | 延遲時(shí)間,總采樣/保持和轉(zhuǎn)換時(shí)間 | 600 | ns | ||
| 10 位模式 | |||||
| td(C) | 延遲時(shí)間,轉(zhuǎn)換時(shí)間 | 330 | ns | ||
| td(SHC)(1) | 延遲時(shí)間,總采樣/保持和轉(zhuǎn)換時(shí)間 | 530 | ns | ||
| 參數(shù) | 說(shuō)明/條件 | 最小值 | 類型 | 最大值 | 單位 | |||
|---|---|---|---|---|---|---|---|---|
| CR | 額定精度被保持時(shí)的轉(zhuǎn)換范圍 | ADREFHI- ADREFLO | 3 | 3.6 | V | |||
| ZSET | 偏移誤差 | 第一個(gè)理想轉(zhuǎn)換(從代碼 000h 至 001h)和實(shí)際轉(zhuǎn)換間的差異 | 10 位模式 | 帶 ADC 校準(zhǔn) | 1 | 最低有效位 (LSB) | ||
| 無(wú) ADC 校準(zhǔn) | 2 | LSB | ||||||
| 12 位模式 | 帶 ADC 校準(zhǔn) | 2 | LSB | |||||
| 無(wú) ADC 校準(zhǔn) | 4 | LSB | ||||||
| FSET | 增益誤差 | 最后一個(gè)理想轉(zhuǎn)換 (從代碼 FFEh 到 FFFh) 和實(shí)際轉(zhuǎn)換減去偏移量之間的差異。 | 10 位模式 | 2 | LSB | |||
| 12 位模式 | 3 | LSB | ||||||
| EDNL | 微分非線性誤差 | 實(shí)際步長(zhǎng)寬度和理想值之間的差異。 (請(qǐng)參閱 Figure 6-2) | 10 位模式 | ± 1.5 | LSB | |||
| 12 位模式 | ± 2 | 最低有效位 (LSB) | ||||||
| EINL | 積分非線性誤差 | 從穿過(guò) MibADC 的最佳直線的最大偏差。 MibADC 傳輸特性,但不包括量化誤差。 (請(qǐng)參閱 Figure 6-3) | 10 位模式 | ± 2 | LSB | |||
| 12 位模式 | ± 2 | LSB | ||||||
| ETOT | 總體未調(diào)整誤差 | 模擬值和理想中值之間的最大差值。 (請(qǐng)參閱 Figure 6-4) | 10 位模式 | 帶 ADC 校準(zhǔn) | ± 2 | 最低有效位 (LSB) | ||
| 無(wú) ADC 校準(zhǔn) | ± 4 | LSB | ||||||
| 12 位模式 | 帶 ADC 校準(zhǔn) | ± 4 | LSB | |||||
| 無(wú) ADC 校準(zhǔn) | ± 7 | LSB | ||||||
如圖Figure 6-2所示的微分非線性誤差(有時(shí)也被稱為微分線性)是實(shí)際步長(zhǎng)寬度與 1 LSB 理想值之間的差異。
Figure 6-2 微分非線性 (DNL) 誤差
如圖Figure 6-3所示的積分非線性誤差(有時(shí)稱為線性誤差)是從一條直線上的實(shí)際傳遞函數(shù)值的偏差。
Figure 6-3 積分非線性 (INL) 誤差
在圖Figure 6-4中所示 MibADC 的絕對(duì)精度或總誤差是一個(gè)模擬值與理想中值之間的最大差值。
Figure 6-4 絕對(duì)精度(總)誤差
此器件上的 GPIO 模塊支持一個(gè)端口 GIOA。 I/O 引腳是雙向的并且位可編程。 GIOA 支持外部中斷功能。
GPIO 模塊具有如下特性:
有關(guān)輸入和輸出時(shí)序的信息,請(qǐng)參閱Section 4.11和Section 4.12
N2HET1 是一款高級(jí)智能定時(shí)器,此定時(shí)器能夠?yàn)閷?shí)時(shí)應(yīng)用提供精密的計(jì)時(shí)功能。 該定時(shí)器為軟件控制型,采用一個(gè)精簡(jiǎn)指令集,并具有一個(gè)專用的定時(shí)器微級(jí)機(jī)和一個(gè)連接的 I/O 端口。 N2HET 可被用于脈寬調(diào)制輸出,捕捉或比較輸入,或通用 I/O。 它特別適合于要求多個(gè)傳感器信息并且用復(fù)雜和準(zhǔn)確時(shí)間脈沖來(lái)驅(qū)動(dòng)制動(dòng)器的應(yīng)用。
N2HET 模塊有以下特性:
定時(shí)器 RAM 使用 4 個(gè) RAM 組,每個(gè)組有兩個(gè)端口訪問(wèn)功能。 這意味著一個(gè) RAM 地址被寫入時(shí),另外一個(gè)地址被讀取。 RAM 字是 96 位寬,它被分成三個(gè) 32 位字段(程序、控制、和數(shù)據(jù))。
N2HET 指令 PCNT 和 WCAP 將一些時(shí)序限制施加到輸入信號(hào)上。
Figure 6-5 N2HET 輸入捕捉時(shí)序
| 參數(shù) | 最小值(1)(2) | 最大值(1)(2) | 單位 | |
|---|---|---|---|---|
| 1 | 輸入信號(hào)周期,針對(duì)上升邊沿到上升邊沿的 PCNT 或 WCAP | (hr)(lr) tc(VCLK2) + 2 | 225(hr)(lr)tc(VCLK2) - 2 | ns |
| 2 | 輸入信號(hào)周期,針對(duì)下降邊沿到下降邊沿的 PCNT 或 WCAP | (hr) (lr) tc(VCLK2) + 2 | 225 (hr)(lr) tc(VCLK2) - 2 | ns |
| 3 | 輸入信號(hào)高相位,針對(duì)上升邊沿到上升邊沿的 PCNT 或 WCAP | 2(hr) tc(VCLK2) + 2 | 225 (hr)(lr) tc(VCLK2) - 2 | ns |
| 4 | 輸入信號(hào)低相位,針對(duì)下降邊沿到下降邊沿的 PCNT 或 WCAP | 2(hr) tc(VCLK2) + 2 | 225 (hr)(lr) tc(VCLK2) - 2 | ns |
N2HET[31] 被連接作為 DCC1 內(nèi)計(jì)數(shù)器 1 的時(shí)鐘源。 這樣使該應(yīng)用能夠測(cè)量 N2HET[31] 上的脈寬調(diào)制 (PWM) 信號(hào)的頻率。
N2HET[31]可以被配置為只用于內(nèi)部的通道。 也就是說(shuō),N2HET 模塊的輸出被直接連接到 DCC 模塊上(從輸出緩沖器的輸入)。
有關(guān) DCC 的更多信息,請(qǐng)參閱Section 5.6.3。
一些應(yīng)用要求在某些故障條件下禁用 N2HET 輸出。 N2HET 模塊通過(guò)“可禁用的引腳”輸入信號(hào)來(lái)提供這個(gè)功能。 當(dāng)被驅(qū)動(dòng)為低電平時(shí),這個(gè)信號(hào) “N2HET 引腳禁用”特性的更多細(xì)節(jié)請(qǐng)參考《器件技術(shù)參考手冊(cè)》。
針對(duì) N2HET,GIOA[5] 和 EQEPERR 被連接至“引腳禁用”輸入。 在 GIOA[5] 連接的情況下,該連接由輸入緩沖器的輸出端發(fā)出。 在 EQEPERR 連接的情況下,EQEPERR 輸出信號(hào)在發(fā)生一個(gè)相位誤差事件時(shí)被置為有效。 針對(duì)到 N2HET PIN_nDISABLE 端口的輸入,該信號(hào)被反相并雙同步至 VCLK2。
在 GIOA[5] 和 EQEPERR 源之間,PIN_nDISABLE 端口輸入源是可選的。 這可以通過(guò) PINMMR9[1:0] 位來(lái)實(shí)現(xiàn)。
一個(gè)高端定時(shí)器傳輸單元 (N2HET) 可以執(zhí)行 DMA 類型處理來(lái)與主內(nèi)存進(jìn)行 N2HET 數(shù)據(jù)的交換。 N2HET 中置有一個(gè)內(nèi)存保護(hù)單元 (MPU)。
| 模塊 | 請(qǐng)求源 | HTU 請(qǐng)求 |
|---|---|---|
| N2HET | HTUREQ[0] | HTU DCP[0] |
| N2HET | HTUREQ[1] | HTU DCP[1] |
| N2HET | HTUREQ[2] | HTU DCP[2] |
| N2HET | HTUREQ[3] | HTU DCP[3] |
| N2HET | HTUREQ[4] | HTU DCP[4] |
| N2HET | HTUREQ[5] | HTU DCP[5] |
| N2HET | HTUREQ[6] | HTU DCP[6] |
| N2HET | HTUREQ[7] | HTU DCP[7] |
DCAN 支持 CAN 2.0B 協(xié)議標(biāo)準(zhǔn)并使用一個(gè)串行、多主機(jī)通信協(xié)議,此協(xié)議有效支持對(duì)速率高達(dá) 1 兆位每秒 (Mbps) 的穩(wěn)健通信的分布式實(shí)時(shí)控制。 DCAN 非常適合于工作于嘈雜和嚴(yán)酷環(huán)境中的應(yīng)用 (例如:汽車和工業(yè)領(lǐng)域),此類應(yīng)用需要可靠的串行通信或多路復(fù)用線路。
DCAN 模塊的特性包括:
有關(guān) DCAN 的更多信息,請(qǐng)參閱器件技術(shù)參考手冊(cè)。
| 參數(shù) | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|
| td(CANnTX) | 延遲時(shí)間,傳輸移位寄存器到 CANnTX 引腳的時(shí)間(1) | 15 | ns | |
| td(CANnRX) | 延遲時(shí)間,CANnRX 引腳接收移位寄存器的時(shí)間 | 5 | ns | |
SCI/LIN 模塊可被設(shè)定運(yùn)行為一個(gè) SCI 或者一個(gè) LIN。 模塊的內(nèi)核是一個(gè) SCI。 增加了 SCI 的硬件特性以實(shí)現(xiàn) LIN 兼容性。
SCI 是一個(gè)執(zhí)行 標(biāo)準(zhǔn)非歸零碼格式的通用異步收發(fā)器。 例如,SCI 可被用于通過(guò)一個(gè)RS-232 端口或一條 K 線路進(jìn)行通信。
LIN 標(biāo)準(zhǔn)基于 SCI (UART) 串行數(shù)據(jù)連接格式。 通信概念是任何網(wǎng)絡(luò)節(jié)點(diǎn)間帶有一個(gè)消息標(biāo)識(shí)的單主控/多受控的多播傳輸。
LIN 模塊的特性如下:
MibSPI 是一款高速同步串行輸入/輸出端口,此端口允許一個(gè)已編輯長(zhǎng)度(2 至 16 位)的串行比特流以一個(gè)設(shè)定比特傳輸速率移入和移出器件。 SPI 的典型應(yīng)用包括到外部外設(shè)的接口,例如 I/O,內(nèi)存,顯示驅(qū)動(dòng)器,和模數(shù)轉(zhuǎn)換器。
標(biāo)準(zhǔn)和 MibSPI 模塊有以下特性:
| MibSPIx/SPIx | I/O |
|---|---|
| MibSPI1 | MIBSPI1SIMO[0],MIBSPI1SOMI[0],MIBSPI1CLK,MIBSPI1nCS[3:0],MIBSPI1nENA |
| SPI2 | SPI2SIMO,SPI2SOMI,SPI2CLK,SPI2nCS[0] |
| SPI3 | SPI3SIMO,SPI3SOMI,SPI3CLK,SPI3nENA,SPI3nCS[0] |
多緩沖 RAM 包含 128 個(gè)緩沖器。 多緩沖 RAM 的每個(gè)入口由 4 個(gè)部分組成:一個(gè) 16 位發(fā)送字段、一個(gè) 16 位接收字段、一個(gè) 16 位比較字段和一個(gè) 16 位狀態(tài)字段。 多緩沖 RAM 可被分成多個(gè)傳輸組,每個(gè)組具有不同數(shù)量的緩沖器。
每個(gè)傳輸組可被單獨(dú)配置。 可為選擇每個(gè)傳輸組選擇一個(gè)觸發(fā)事件和一個(gè)觸發(fā)源。 例如,一個(gè)觸發(fā)事件可以是一個(gè)上升沿或者一個(gè)可選觸發(fā)源上的永久低電平。 每個(gè)傳輸組可使用提供的 15 個(gè)觸發(fā)源。 這些觸發(fā)器選項(xiàng)在Table 6-12和中列出。
| 事件編號(hào) | TGxCTRL TRIGSRC[3:0] | 觸發(fā) |
|---|---|---|
| 被禁用 | 0000 | 無(wú)觸發(fā)源 |
| 事件 0 | 0001 | GIOA[0] |
| 事件 1 | 0010 | GIOA[1] |
| 事件 2 | 0011 | GIOA[2] |
| 事件 3 | 0100 | GIOA[3] |
| 事件 4 | 0101 | GIOA[4] |
| 事件 5 | 0110 | GIOA[5] |
| 事件 6 | 0111 | GIOA[6] |
| 事件 7 | 1000 | GIOA[7] |
| 事件 8 | 1001 | N2HET[8] |
| 事件 9 | 1010 | N2HET[10] |
| 事件 10 | 1011 | N2HET[12] |
| 事件 11 | 1100 | N2HET[14] |
| 事件 12 | 1101 | N2HET[16] |
| 事件 13 | 1110 | N2HET[18] |
| 事件 14 | 1111 | 內(nèi)部時(shí)鐘計(jì)數(shù)器 |
NOTE
對(duì)于 N2HET 觸發(fā)源,到 MibSPI1 模塊觸發(fā)輸入的連接來(lái)自輸出緩沖器的輸入一側(cè)(在 N2HET 模塊邊界上)。 通過(guò)這種方法,可生成一個(gè)觸發(fā)條件,即使 N2HET 信號(hào)未被選為墊上的輸出。
NOTE
對(duì)于 GIOx 觸發(fā)源,到 MibSPI1 模塊觸發(fā)輸入的連接來(lái)自輸入緩沖器的輸出一側(cè)。 按照這種方式,既可以通過(guò)將 GIOx 引腳選擇為一個(gè)輸出引腳或通過(guò)從一個(gè)外部觸發(fā)源驅(qū)動(dòng) GIOx 來(lái)產(chǎn)生一個(gè)觸發(fā)條件。
| 編號(hào) | 參數(shù) | 最小值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|---|
| 1 | tc(SPC)M | 周期時(shí)間,SPICLK (4) | 40 | 256tc(VCLK) | ns | |
| 2(5) | tw(SPCH)M | 脈沖持續(xù)時(shí)間,SPICLK 高電平的時(shí)間(時(shí)鐘極性 = 0) | 0.5tc(SPC)M – tr(SPC)M – 3 | 0.5tc(SPC)M+3 | ns | |
| tw(SPCL)M | 脈沖持續(xù)時(shí)間,SPICLK 低電平的時(shí)間(時(shí)鐘極性 = 1) | 0.5tc(SPC)M – tf(SPC)M – 3 | 0.5tc(SPC)M+3 | |||
| 3(5) | tw(SPCL)M | 脈沖持續(xù)時(shí)間,SPICLK 低電平的時(shí)間(時(shí)鐘極性 = 0) | 0.5tc(SPC)M – tf(SPC)M – 3 | 0.5tc(SPC)M+3 | ns | |
| tw(SPCH)M | 脈沖持續(xù)時(shí)間,SPICLK 高電平的時(shí)間(時(shí)鐘極性 = 1) | 0.5tc(SPC)M – tr(SPC)M – 3 | 0.5tc(SPC)M+3 | |||
| 4(5) | td(SPCH-SIMO)M | 延遲時(shí)間,在 SPICLK 低電平之前 SPISIMO 有效的時(shí)間(時(shí)鐘極性 = 0) | 0.5tc(SPC)M – 6 | ns | ||
| td(SPCL-SIMO)M | 延遲時(shí)間,在 SPICLK 高電平之前 SPISIMO 有效的時(shí)間(時(shí)鐘極性 = 1) | 0.5tc(SPC)M – 6 | ||||
| 5(5) | tv(SPCL-SIMO)M | 有效時(shí)間,SPICLK 低電平后,SPISIMO 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 0) | 0.5tc(SPC)M – tf(SPC) – 4 | ns | ||
| tv(SPCH-SIMO)M | 有效時(shí)間,SPICLK 高電平之后,SPISIMO 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 1) | 0.5tc(SPC)M – tr(SPC) – 4 | ||||
| 6(5) | tsu(SOMI-SPCL)M | 建立時(shí)間,SPISOMI 在 SPICLK 低電平之前的時(shí)間 (時(shí)鐘極性 = 0) | tf(SPC) + 2.2 | ns | ||
| tsu(SOMI-SPCH)M | 建立時(shí)間,SPISOMI 在 SPICLK 高電平之前的時(shí)間(時(shí)鐘極性 = 1) | tr(SPC) + 2.2 | ||||
| 7(5) | th(SPCL-SOMI)M | 保持時(shí)間,SPICLK 低電平之后 SPISOMI 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 0) | 10 | ns | ||
| th(SPCH-SOMI)M | 保持時(shí)間,SPICLK 高電平之后 SPISOMI 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 1) | 10 | ||||
| 8(6) | tC2TDELAY | 建立時(shí)間,SPICLK 高電平前 CS 激活的時(shí)間(時(shí)鐘極性 = 0) | CSHOLD = 0 | C2TDELAY*tc(VCLK) + 2*tc(VCLK) - tf(SPICS) + tr(SPC) – 7 | (C2TDELAY+2) * tc(VCLK) - tf(SPICS) + tr(SPC) + 5.5 | ns |
| CSHOLD =1 | C2TDELAY*tc(VCLK) + 3*tc(VCLK) - tf(SPICS) + tr(SPC) – 7 | (C2TDELAY+3) * tc(VCLK) - tf(SPICS) + tr(SPC) + 5.5 | ||||
| 建立時(shí)間,SPICLK 低電平前 CS 激活的時(shí)間(時(shí)鐘極性 = 1) | CSHOLD = 0 | C2TDELAY*tc(VCLK) + 2*tc(VCLK) - tf(SPICS) + tf(SPC) – 7 | (C2TDELAY+2) * tc(VCLK) - tf(SPICS) + tf(SPC) + 5.5 | ns | ||
| CSHOLD =1 | C2TDELAY*tc(VCLK) + 3*tc(VCLK) - tf(SPICS) + tf(SPC) – 7 | (C2TDELAY+3) * tc(VCLK) - tf(SPICS) + tf(SPC) + 5.5 | ||||
| 9(6) | tT2CDELAY | 保持時(shí)間 SPICLK 在 CS 無(wú)效前為低電平(時(shí)鐘極性 = 0) | 0.5*tc(SPC)M + T2CDELAY*tc(VCLK) + tc(VCLK) - tf(SPC) + tr(SPICS) - 7 | 0.5*tc(SPC)M + T2CDELAY*tc(VCLK) + tc(VCLK) - tf(SPC) + tr(SPICS) + 11 | ns | |
| 保持時(shí)間 SPICLK 在 CS 無(wú)效前為高電平 (時(shí)鐘極性 = 1) | 0.5*tc(SPC)M + T2CDELAY*tc(VCLK) + tc(VCLK) - tr(SPC) + tr(SPICS) - 7 | 0.5*tc(SPC)M + T2CDELAY*tc(VCLK) + tc(VCLK) - tr(SPC) + tr(SPICS) + 11 | ns | |||
| 10 | tSPIENA | SPIENAn 采樣點(diǎn) | (C2TDELAY+1) * tc(VCLK) - tf(SPICS) - 29 | (C1TDELAY+2)*tc(VCLK) | ns | |
| 11 | tSPIENAW | SPIENAn 寫入緩沖區(qū)的采樣點(diǎn) | (C2TDELAY+2)*tc(VCLK) | ns | ||
Figure 6-6 SPI 主控模式外部時(shí)序(時(shí)鐘相位 = 0)
Figure 6-7 SPI 主控模式片選時(shí)序(時(shí)鐘相位 = 0)
| 編號(hào) | 參數(shù) | 最小值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|---|
| 1 | tc(SPC)M | 周期時(shí)間,SPICLK (4) | 40 | 256tc(VCLK) | ns | |
| 2(5) | tw(SPCH)M | 脈沖持續(xù)時(shí)間,SPICLK 高電平的時(shí)間(時(shí)鐘極性 = 0) | 0.5tc(SPC)M – tr(SPC)M – 3 | 0.5tc(SPC)M+3 | ns | |
| tw(SPCL)M | 脈沖持續(xù)時(shí)間,SPICLK 低電平的時(shí)間(時(shí)鐘極性 = 1) | 0.5tc(SPC)M – tf(SPC)M – 3 | 0.5tc(SPC)M+3 | |||
| 3(5) | tw(SPCL)M | 脈沖持續(xù)時(shí)間,SPICLK 低電平的時(shí)間(時(shí)鐘極性 = 0) | 0.5tc(SPC)M – tf(SPC)M – 3 | 0.5tc(SPC)M+3 | ns | |
| tw(SPCH)M | 脈沖持續(xù)時(shí)間,SPICLK 高電平的時(shí)間(時(shí)鐘極性 = 1) | 0.5tc(SPC)M – tr(SPC)M – 3 | 0.5tc(SPC)M+3 | |||
| 4(5) | tv(SIMO-SPCH)M | 有效時(shí)間,SPISIMO 數(shù)據(jù)有效之后,SPICLK 為高電平的時(shí)間(時(shí)鐘極性 = 0) | 0.5tc(SPC)M – 6 | ns | ||
| tv(SIMO-SPCL)M | 有效時(shí)間,SPISIMO 數(shù)據(jù)有效之后,SPICLK 為低電平的時(shí)間(時(shí)鐘極性 = 1) | 0.5tc(SPC)M – 6 | ||||
| 5(5) | tv(SPCH-SIMO)M | 有效時(shí)間,SPICLK 高電平之后 SPISIMO 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 0) | 0.5tc(SPC)M – tr(SPC) – 4 | ns | ||
| tv(SPCL-SIMO)M | 有效時(shí)間,SPICLK 低電平后,SPISIMO 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 1) | 0.5tc(SPC)M – tf(SPC) – 4 | ||||
| 6(5) | tsu(SOMI-SPCH)M | 建立時(shí)間,SPISOMI 在 SPICLK 高電平之前的時(shí)間(時(shí)鐘極性 = 0) | tr(SPC) + 2.2 | ns | ||
| tsu(SOMI-SPCL)M | 建立時(shí)間,SPISOMI 在 SPICLK 低電平之前的時(shí)間 (時(shí)鐘極性 = 1) | tf(SPC) + 2.2 | ||||
| 7(5) | tv(SPCH-SOMI)M | 有效時(shí)間,SPICLK 高電平之后 SPISOMI 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 0) | 10 | ns | ||
| tv(SPCL-SOMI)M | 有效時(shí)間,SPICLK 低電平之后 SPISOMI 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 1) | 10 | ||||
| 8(6) | tC2TDELAY | 建立時(shí)間,SPICLK 高電平前 CS 激活的時(shí)間(時(shí)鐘極性 = 0) | CSHOLD = 0 | 0.5*tc(SPC)M + (C2TDELAY+2) * tc(VCLK) - tf(SPICS) + tr(SPC) – 7 | 0.5*tc(SPC)M + (C2TDELAY+2) * tc(VCLK) - tf(SPICS) + tr(SPC) + 5.5 | ns |
| CSHOLD =1 | 0.5*tc(SPC)M + (C2TDELAY+3) * tc(VCLK) - tf(SPICS) + tr(SPC) – 7 | 0.5*tc(SPC)M + (C2TDELAY+3) * tc(VCLK) - tf(SPICS) + tr(SPC) + 5.5 | ||||
| 建立時(shí)間,SPICLK 低電平前 CS 激活的時(shí)間(時(shí)鐘極性 = 1) | CSHOLD = 0 | 0.5*tc(SPC)M + (C2TDELAY+2) * tc(VCLK) - tf(SPICS) + tf(SPC) – 7 | 0.5*tc(SPC)M + (C2TDELAY+2) * tc(VCLK) - tf(SPICS) + tf(SPC) + 5.5 | ns | ||
| CSHOLD =1 | 0.5*tc(SPC)M + (C2TDELAY+3) * tc(VCLK) - tf(SPICS) + tf(SPC) – 7 | 0.5*tc(SPC)M + (C2TDELAY+3) * tc(VCLK) - tf(SPICS) + tf(SPC) + 5.5 | ||||
| 9(6) | tT2CDELAY | 保持時(shí)間 SPICLK 在 CS 無(wú)效前為低電平(時(shí)鐘極性 = 0) | T2CDELAY*tc(VCLK) + tc(VCLK) - tf(SPC) + tr(SPICS) - 7 | T2CDELAY*tc(VCLK) + tc(VCLK) - tf(SPC) + tr(SPICS) + 11 | ns | |
| 保持時(shí)間 SPICLK 在 CS 無(wú)效前為高電平 (時(shí)鐘極性 = 1) | T2CDELAY*tc(VCLK) + tc(VCLK) - tr(SPC) + tr(SPICS) - 7 | T2CDELAY*tc(VCLK) + tc(VCLK) - tr(SPC) + tr(SPICS) + 11 | ns | |||
| 10 | tSPIENA | SPIENAn 采樣點(diǎn) | (C2TDELAY+1)* tc(VCLK) - tf(SPICS) – 29 | (C1TDELAY+2)*tc(VCLK) | ns | |
| 11 | tSPIENAW | SPIENAn 寫入緩沖區(qū)的采樣點(diǎn) | (C2TDELAY+2)*tc(VCLK) | ns | ||
Figure 6-8 SPI 主控模式外部時(shí)序(時(shí)鐘相位 = 1)
Figure 6-9 SPI 主控模式芯片選擇時(shí)序(時(shí)鐘相位 = 1)
| 編號(hào) | 參數(shù) | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|---|
| 1 | tc(SPC)S | 周期時(shí)間,SPICLK(5) | 40 | ns | |
| 2(6) | tw(SPCH)S | 脈沖持續(xù)時(shí)間,SPICLK 高電平的時(shí)間(時(shí)鐘極性 = 0) | 14 | ns | |
| tw(SPCL)S | 脈沖持續(xù)時(shí)間,SPICLK 低電平的時(shí)間(時(shí)鐘極性 = 1) | 14 | |||
| 3(6) | tw(SPCL)S | 脈沖持續(xù)時(shí)間,SPICLK 低電平的時(shí)間(時(shí)鐘極性 = 0) | 14 | ns | |
| tw(SPCH)S | 脈沖持續(xù)時(shí)間,SPICLK 高電平的時(shí)間(時(shí)鐘極性 = 1) | 14 | |||
| 4(6) | td(SPCH-SOMI)S | 延遲時(shí)間,SPICLK 高電平之后 SPISOMI 有效的時(shí)間(時(shí)鐘極性 = 0) | trf(SOMI) + 20 | ns | |
| td(SPCL-SOMI)S | 延遲時(shí)間,SPICLK 低電平之后 SPISOMI 有效的時(shí)間(時(shí)鐘極性 = 1) | trf(SOMI) + 20 | |||
| 5(6) | th(SPCH-SOMI)S | 保持時(shí)間,SPICLK 高電平之后 SPISOMI 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 0) | 2 | ns | |
| th(SPCL-SOMI)S | 保持時(shí)間,SPICLK 低電平之后 SPISOMI 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 1) | 2 | |||
| 6(6) | tsu(SIMO-SPCL)S | 建立時(shí)間,SPISIMO 在 SPICLK 低電平之前的時(shí)間(時(shí)鐘極性 = 0) | 4 | ns | |
| tsu(SIMO-SPCH)S | 建立時(shí)間,SPISIMO 在 SPICLK 高電平之前的時(shí)間(時(shí)鐘極性 = 1) | 4 | |||
| 7(6) | th(SPCL-SIMO)S | 保持時(shí)間,SPICLK 低電平后,SPISIMO 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 0) | 2 | ns | |
| th(SPCH-SIMO)S | 保持時(shí)間,SPICLK 高電平之后,SPISIMO 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 1) | 2 | |||
| 8 | td(SPCL-SENAH)S | 延遲時(shí)間,最后 SPICLK 低電平后的 SPIENAn 高電平時(shí)間(時(shí)鐘極性=0) | 1.5tc(VCLK) | 2.5tc(VCLK)+ tr(ENAn) + 22 | ns |
| td(SPCH-SENAH)S | 延遲時(shí)間,最后 SPICLK 高電平后的 SPIENAn 高電平時(shí)間(時(shí)鐘極性= 1) | 1.5tc(VCLK) | 2.5tc(VCLK)+ tr(ENAn) + 22 | ||
| 9 | td(SCSL-SENAL)S | 延遲時(shí)間,SPICSn 低電平后 SPIENAn 低電平的時(shí)間(如果新數(shù)據(jù)已經(jīng)被寫入 SPI 緩沖區(qū)) | tf(ENAn) | tc(VCLK)+tf(ENAn)+27 | ns |
Figure 6-10 SPI 受控模式外部時(shí)序(時(shí)鐘相位 = 0)
Figure 6-11 SPI 受控模式使能時(shí)序(時(shí)鐘相位 = 0)
| 編號(hào) | 參數(shù) | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|---|
| 1 | tc(SPC)S | 周期時(shí)間,SPICLK(5) | 40 | ns | |
| 2(6) | tw(SPCH)S | 脈沖持續(xù)時(shí)間,SPICLK 高電平的時(shí)間(時(shí)鐘極性 = 0) | 14 | ns | |
| tw(SPCL)S | 脈沖持續(xù)時(shí)間,SPICLK 低電平的時(shí)間(時(shí)鐘極性 = 1) | 14 | |||
| 3(6) | tw(SPCL)S | 脈沖持續(xù)時(shí)間,SPICLK 低電平的時(shí)間(時(shí)鐘極性 = 0) | 14 | ns | |
| tw(SPCH)S | 脈沖持續(xù)時(shí)間,SPICLK 高電平的時(shí)間(時(shí)鐘極性 = 1) | 14 | |||
| 4(6) | td(SOMI-SPCL)S | 延遲時(shí)間,SPICLK 低電平之后 SPISOMI 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 0) | trf(SOMI) + 20 | ns | |
| td(SOMI-SPCH)S | 延遲時(shí)間,SPICLK 高電平之后 SPISOMI 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 1) | trf(SOMI) + 20 | |||
| 5(6) | th(SPCL-SOMI)S | 保持時(shí)間,SPICLK 高電平之后 SPISOMI 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 0) | 2 | ns | |
| th(SPCH-SOMI)S | 保持時(shí)間,SPICLK 低電平之后 SPISOMI 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 1) | 2 | |||
| 6(6) | tsu(SIMO-SPCH)S | 建立時(shí)間,SPISIMO 在 SPICLK 高電平之前的時(shí)間(時(shí)鐘極性 = 0) | 4 | ns | |
| tsu(SIMO-SPCL)S | 建立時(shí)間,SPISIMO 在 SPICLK 低電平之前的時(shí)間(時(shí)鐘極性 = 1) | 4 | |||
| 7(6) | tv(SPCH-SIMO)S | 高電平時(shí)間,SPICLK 高電平之后,SPISIMO 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 0) | 2 | ns | |
| tv(SPCL-SIMO)S | 高電平時(shí)間,SPICLK 低電平之后,SPISIMO 數(shù)據(jù)有效的時(shí)間(時(shí)鐘極性 = 1) | 2 | |||
| 8 | td(SPCH-SENAH)S | 延遲時(shí)間,最后 SPICLK 高電平后的 SPIENAn 高電平時(shí)間(時(shí)鐘極性= 0) | 1.5tc(VCLK) | 2.5tc(VCLK)+ tr(ENAn) + 22 | ns |
| td(SPCL-SENAH)S | 延遲時(shí)間,最后 SPICLK 低電平后的 SPIENAn 高電平時(shí)間(時(shí)鐘極性= 1) | 1.5tc(VCLK) | 2.5tc(VCLK)+ tr(ENAn) + 22 | ||
| 9 | td(SCSL-SENAL)S | 延遲時(shí)間,SPICSn 低電平后 SPIENAn 低電平的時(shí)間(如果新數(shù)據(jù)已經(jīng)被寫入 SPI 緩沖區(qū)) | tf(ENAn) | tc(VCLK)+tf(ENAn)+ 27 | ns |
| 10 | td(SCSL-SOMI)S | 延遲時(shí)間, SPICSn 低電平后 SOMI 有效的時(shí)間(如果新數(shù)據(jù)已經(jīng)被寫入 SPI 緩沖區(qū)) | tc(VCLK) | 2tc(VCLK)+trf(SOMI)+ 28 | ns |
Figure 6-12 SPI 受控模式外部時(shí)序(時(shí)鐘相位 = 1)
Figure 6-13 SPI 受控模式使能定時(shí)(時(shí)鐘相位 = 1)
Figure 6-14顯示了器件上的 eQEP 模塊互連。
Figure 6-14 eQEP 模塊互連
對(duì) eQEP 來(lái)說(shuō),eQEP 時(shí)鐘的器件電平控制只能通過(guò) VCLK 時(shí)鐘域的使能/禁用來(lái)完成的。 這種控制的實(shí)現(xiàn)需要使用 CLKDDIS 寄存器的位 9。 缺省情況下,eQEP 時(shí)鐘源被啟用。
只要在它的輸入 EQEPxA 和 EQEPxB 中檢測(cè)到一個(gè)相位錯(cuò)誤,eQEP 模塊就設(shè)定 EQEPERR 信號(hào)輸出。 這個(gè)來(lái)自 eQEP 模塊的錯(cuò)誤信號(hào)都被輸入到連接選擇復(fù)用器中。 如Figure 6-14所示,選擇的多路轉(zhuǎn)換器的輸出被反相并被連接到 N2HET 模塊。 該連接允許應(yīng)用定義對(duì) eQEP 模塊表明的相位誤差的響應(yīng)。
如Table 6-17所示,可以在一個(gè)雙 VCLK 同步輸入或者一個(gè)雙 VCLK 同步和已濾波輸入之間選擇到每個(gè) eQEP 模塊的輸入連接。
| 輸入信號(hào) | 針對(duì)到eQEPx 的雙同步連接的控制 | 對(duì)于到 eQEPx 的雙同步和已濾波連接的控制 |
|---|---|---|
| eQEPA | PINMMR8[0] = 1 | PINMMR8[0]=0 與 PINMMR8[1]=1 |
| eQEPB | PINMMR8[8 ]= 1 | PINMMR8[8]=0 與 PINMMR8[9]=1 |
| eQEPI | PINMMR8[16 ]= 1 | PINMMR8[16]=0 與 PINMMR8[17]=1 |
| eQEPS | PINMMR8[24 ]= 1 | PINMMR8[24]=0 與 PINMMR8[25]=1 |
| 參數(shù) | 測(cè)試條件 | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|---|
| tw(QEPP) | QEP 輸入周期 | 同步的 | 2tc(VCLK) | 周期 | |
| 同步,帶有輸入濾波器 | 2tc(VCLK) + 濾波器寬度 | 周期 | |||
| tw(INDEXH) | QEP 索引輸入高電平時(shí)間 | 同步 | 2tc(VCLK) | 周期 | |
| 同步,帶有輸入濾波器 | 2tc(VCLK) + 濾波器寬度 | 周期 | |||
| tw(INDEXL) | QEP 索引輸入低電平時(shí)間 | 同步 | 2tc(VCLK) | 周期 | |
| 同步,帶有輸入濾波器 | 2tc(VCLK) + 濾波器寬度 | 周期 | |||
| tw(STROBH) | QEP 選通輸入高電平時(shí)間 | 同步 | 2tc(VCLK) | 周期 | |
| 同步,帶有輸入濾波器 | 2tc(VCLK) + 濾波器寬度 | 周期 | |||
| tw(STROBL) | QEP 選通輸入低電平時(shí)間 | 同步 | 2tc(VCLK) | 周期 | |
| 同步,帶有輸入濾波器 | 2tc(VCLK) + 濾波器寬度 | 周期 | |||
| 參數(shù) | 最小值 | 最大值 | 單位 | |
|---|---|---|---|---|
| td(CNTR)xin | 延遲時(shí)間,外部時(shí)鐘到計(jì)數(shù)器增量的時(shí)間 | 4tc(VCLK) | 周期 | |
| td(PCS-OUT)QEP | 延遲時(shí)間,QEP 輸入邊沿到位置比較同步輸出的時(shí)間 | 6tc(VCLK) | 周期 | |