ZHCSE78A December 2011 – September 2015 TLV320AIC3262
PRODUCTION DATA.
TLV320AIC3262 具有 兩個完全可編程的 miniDSP 內核,支持器件的錄制和/或播放路徑中的應用特定算法。miniDSP 內核完全由軟件編程。目標 miniDSP 算法(如噪聲抑制或高級 DSP 濾波)在上電后載入器件。
該器件與先進的 PowerTune 技術相結合,可支持從 8kHz 單聲道語音播放到 192kHz DAC 播放的運行,因此非常適用于便攜式電池供電類音頻和電話通訊 應用。
TLV320AIC3262 的錄制路徑支持從 8kHz 單聲道至 192kHz 立體聲的錄制并包含可編程輸入通道配置。該配置涵蓋單端和差分設置以及輸入信號的懸空或混合。錄制路徑還提供了一個以數字方式控制的立體聲麥克風前置放大器以及集成麥克風偏置。數字信號處理模塊的一項應用是移除可由機械耦合(例如數碼相機的光學變焦)引入的可聞性噪聲。錄制路徑也可配置為立體聲數字麥克風脈沖密度調制 (PDM) 接口,該接口通常在 64 Fs 或 128 Fs 的條件下使用。
播放路徑提供了用于濾波和音效的信號處理模塊以及耳機、線路、接收器和 D 類揚聲器輸出,支持對 DAC 和模擬輸入信號的靈活混合以及可編程音量控制。播放路徑包含兩個高功率 DirectPathTM 耳機輸出驅動器,免除了對于交流耦合電容的需要。內置的電荷泵為中心接地的頭戴式耳機驅動器生成負電源。此類耳機輸出驅動器可以多種方式進行配置,包括立體聲和單聲道橋接式負載 (BTL)。此外,播放音頻可傳遞至集成的立體聲 D 類揚聲器驅動器或差分接收器放大器。
借助集成的 PowerTune 技術,該器件可調節至正確的功耗-性能平衡點。在移動環境中 使用時, 移動應用經常需要在低功耗狀態下運行。在音頻塢環境中使用時,與功耗問題相比,最大限度地降低噪聲才是關注的重點。借助 PowerTune,TLV320AIC3262 能夠同時滿足上述兩種情況。
TLV320AIC3262 所需的內部時鐘可能來自多個源,包括 MCLK1 引腳、MCLK2 引腳、BCLK1 引腳、BCLK2 引腳、幾個通用 I/O 引腳或內部 PLL 輸出,PLL 的輸入也來源于相似引腳。雖然內置的分數 PLL 能夠確保獲得適合的時鐘信號,但 TI 建議不要將其用于最低功率設置。PLL 高度可編程,能夠接受頻率范圍為 512kHz 至 50MHz 的可用輸入時鐘。要啟用更低的時鐘頻率,集成的低頻時鐘倍頻器也可以用作 PLL 的輸入。
TLV320AIC3262 具有一個 12 位逐次逼近寄存器 (SAR) ADC 轉換器,支持測量系統電壓。這些系統電壓測量可能來源于三個專用模擬輸入(IN1L/AUX1、IN1R/AUX2 或 VBAT 引腳)或可由 SAR ADC 讀取的片上溫度傳感器。
TLV320AIC3262 還 具備 三個完全數字音頻串行接口。每個接口支持 I2S、DSP/TDM、RJF、LJF 和單聲道 PCM 格式。這使得三條同步音頻播放和錄制路徑成為三條獨立的數字音頻總線或三塊獨立的數字音頻芯片。此外,通用中斷引腳可用于連接第四條數字音頻總線,允許終端系統由第四條音頻總線輕松切換至三個數字音頻串行接口中的任意一個。
該器件采用 4.81 mm x 4.81 mm x 0.625 mm 81-Ball WCSP (YZF) package 封裝。